IS61NLP12832B
IS61NLP12836B/IS61NVP12836B
IS61NLP25618A/IS61NVP25618A
165-PIN PBgA PACKAgE CONFIGURATION
256K x 18 (TOP VIEW)
1
2
3
4
5
6
7
8
9
10
11
A
A
B
C
D
CKE
NC
ADV
A
A
A
A
BWb
NC
NC
NC
DDQ
CE2
CLK
Vss
Vss
CE
NC
CE2
OE
WE
NC
Vss
NC
BWa
V
NC
Vss
DQPa
NC
V
DDQ
DDQ
DDQ
Vss
Vss
NC
NC
NC
V
DD
Vss
V
V
V
DD
DQa
DQa
DQa
DQa
ZZ
NC
Vss
Vss
Vss
Vss
V
DDQ
DDQ
DQb
DQb
VDD
V
V
DD
DD
E
F
NC
Vss
Vss
Vss
Vss
V
DDQ
V
DDQ
V
DD
DD
NC
DQb
NC
NC
V
V
DDQ
Vss
Vss
Vss
Vss
V
G
NC
V
DDQ
DQb
NC
V
DD
V
DD
DD
DD
DD
DD
V
DD
NC
H
J
NC
NC
Vss
Vss
NC
V
DDQ
V
Vss
Vss
Vss
V
DDQ
DDQ
NC
NC
NC
V
DD
DD
DQb
DQb
DQb
DQb
DQPb
NC
DQa
NC
NC
NC
K
L
V
V
DDQ
V
V
Vss
Vss
Vss
Vss
DQa
DQa
DQa
NC
A
V
V
DDQ
Vss
Vss
V
DD
V
DDQ
V
NC
NC
V
DDQ
V
DD
M
N
P
NC
NC
NC
NC
Vss
Vss
NC
V
DDQ
Vss
A
NC
V
DDQ
Vss
NC
NC
NC
V
DDQ
A
A
A
NC
A1
*
*
NC
A
A
0
A
A
A
A
A
R
MODE
NC
Note:ꢀA0ꢀandꢀA1ꢀareꢀtheꢀtwoꢀleastꢀsignificantꢀbitsꢀ(LSB)ꢀofꢀtheꢀaddressꢀfieldꢀandꢀsetꢀtheꢀinternalꢀburstꢀcounterꢀifꢀburstꢀisꢀdesired.
PIN DESCRIPTIONS
MODEꢀ
VDDꢀ
ꢀ
ꢀ
BurstꢀSequenceꢀSelection
3.3V/2.5VꢀPowerꢀSupply
NoꢀConnect
Symbolꢀ
A
PinꢀName
Address Inputs
NCꢀ
A0,ꢀA1ꢀ
ADVꢀꢀ
SynchronousꢀBurstꢀAddressꢀInputs
DQxꢀ
DQPxꢀ
VDDQꢀ
DataꢀInputs/Outputs
ParityꢀDataꢀI/O
SynchronousꢀBurstꢀAddressꢀAdvance/
Load
ꢀ
WEꢀ
SynchronousꢀRead/WriteꢀControlꢀ
Input
IsolatedꢀoutputꢀPowerꢀSupplyꢀꢀ ꢀ
3.3V/2.5V
CLKꢀꢀ
SynchronousꢀClock
VS S
Ground
CKE
Clock Enable
CE, CE2, CE2 Synchronous Chip Enable
BWxꢀ(x=a,b)ꢀ SynchronousꢀByteꢀWriteꢀInputs
OE
Output Enable
ZZꢀ
ꢀ
PowerꢀSleepꢀModeꢀꢀ
6
Integrated Silicon Solution, Inc. — www.issi.com
Rev. D
09/10/07