欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C1370C-167AC 参数 Datasheet PDF下载

CY7C1370C-167AC图片预览
型号: CY7C1370C-167AC
PDF下载: 下载PDF文件 查看货源
内容描述: 512K ×36 / 1M ×18的SRAM流水线与NOBL架构 [512K x 36/1M x 18 Pipelined SRAM with NoBL Architecture]
分类和应用: 存储内存集成电路静态存储器时钟
文件页数/大小: 27 页 / 678 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C1370C-167AC的Datasheet PDF文件第4页浏览型号CY7C1370C-167AC的Datasheet PDF文件第5页浏览型号CY7C1370C-167AC的Datasheet PDF文件第6页浏览型号CY7C1370C-167AC的Datasheet PDF文件第7页浏览型号CY7C1370C-167AC的Datasheet PDF文件第9页浏览型号CY7C1370C-167AC的Datasheet PDF文件第10页浏览型号CY7C1370C-167AC的Datasheet PDF文件第11页浏览型号CY7C1370C-167AC的Datasheet PDF文件第12页  
CY7C1370C
CY7C1372C
能力已被列入以大大简化
读/修改/写序列,其可以减少到
简单的字节写操作。
由于CY7C1370C和CY7C1372C是常见的I / O
设备,数据不应该被驱入装置,同时
输出是活动的。输出使能( OE )可以被拉高
提交数据到DQ和DQP前高
( DQ
A,B , C,D
/ DQP
A,B , C,D
对于CY7C1370C和DQ
A,B
/ DQP
A,B
CY7C1372C )输入。这样做将三态输出
驱动程序。为安全起见, DQ和DQP ( DQ
A,B , C,D
/
DQP
A,B , C,D
对于CY7C1370C和DQ
A,B
/ DQP
A,B
CY7C1372C )会自动将数据在三态
写周期部分,无论OE的状态。
突发写入访问
该CY7C1370C / CY7C1372C具有一个片上突发计数器
这使用户可以提供一个单独的地址的能力,并
进行多达四个WRITE操作,而不重新确立了
地址输入。 ADV / LD必须驱动为低电平以加载
最初的地址,如单次写入访问描述
部分上方。当ADV / LD驱动为高电平上之后,又
quent时钟上升沿,芯片使能( CE
1
,CE
2
和CE
3
)和
WE输入被忽略,突发计数增加。
正确的带宽(BW
A,B , C,D
对于CY7C1370C和BW
A,B
CY7C1372C )输入必须在突发的每个周期被驱动
写文章是为了将数据写入正确的字节数。
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。
访问时进入“睡眠”模式挂起并不是
认为是有效的,也不是完成操作
保证。该设备必须在进入之前,取消
在“睡眠”模式。 CE
1
,CE
2
和CE
3
,必须保持非活动状态
在t的持续时间
ZZREC
之后, ZZ输入返回低电平。
交错突发地址表
( MODE =浮动或V
DD
)
第一次
地址
A1,A0
00
01
10
11
第二
地址
A1,A0
01
00
11
10
第三
地址
A1,A0
10
11
00
01
第四
地址
A1,A0
11
10
01
00
线性突发地址表( MODE = GND)
第一次
地址
A1,A0
00
01
10
11
第二
地址
A1,A0
01
10
11
00
第三
地址
A1,A0
10
11
00
01
第四
地址
A1,A0
11
00
01
10
ZZ模式电气特性
参数
I
DDZZ
t
ZZS
t
ZZREC
t
ZZI
t
RZZI
描述
贪睡模式,待机电流
设备操作ZZ
ZZ恢复时间
ZZ积极打盹电流
ZZ不活跃,退出当前贪睡
测试条件
ZZ
& GT ;
V
DD
0.2V
ZZ
& GT ;
V
DD
0.2V
ZZ
& LT ;
0.2V
此参数被采样
此参数被采样
分钟。
最大
60
2t
CYC
2t
CYC
0
单位
mA
ns
ns
ns
ns
2t
CYC
真值表
手术
取消选择周期
CONTINUE DESELECT周期
读周期(开始爆发)
读周期(继续爆发)
NOP /虚读(开始爆发)
虚读(继续爆发)
写周期(开始爆发)
写周期(继续爆发)
地址
二手
NEXT
NEXT
NEXT
CE
H
X
L
X
L
X
L
X
ZZ
L
L
L
L
L
L
L
L
ADV / LD
L
H
L
H
L
H
L
H
WE
X
X
H
X
H
X
L
X
BW
x
X
X
X
X
X
X
L
L
OE
X
X
L
L
H
H
X
X
CEN
L
L
L
L
L
L
L
L
CLK
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
DQ
三态
三态
数据输出( Q)
数据输出( Q)
三态
三态
数据输入(D )
数据输入(D )
注意事项:
1, X = “无所谓” , 1 =逻辑高电平, 0 =逻辑低电平,CE代表所有的芯片使能有效。 BWX = 0表示的至少一个字节写选有效, BWX =有效
意味着所需的字节写选择都有效,请参见写周期说明表的详细信息。
2.写由WE和BW定义
[A :D ]
。见写周期说明表的详细信息。
3.当检测到写入周期,所有的I / O是三态,即使是在字节写入。
4. DQ和DQP引脚由当前的周期和OE信号控制。
5. CEN = H插入等待状态。
6.设备将开机了取消和I / O的一个三态条件下,无论OE 。
7. OE是异步的,并且不采样与时钟的上升。这是写cycles.During一个读周期DQ在内部被屏蔽
s
和DQP
[A :D ]
=三态时,
OE是不活动的,或当装置被选中,和DQ
s
=当OE为活跃的数据。
文件编号: 38-05233牧师* D
第8页27