欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7B933-JI 参数 Datasheet PDF下载

CY7B933-JI图片预览
型号: CY7B933-JI
PDF下载: 下载PDF文件 查看货源
内容描述: 的HOTLink发送器/接收器 [HOTLink Transmitter/Receiver]
分类和应用:
文件页数/大小: 33 页 / 809 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7B933-JI的Datasheet PDF文件第1页浏览型号CY7B933-JI的Datasheet PDF文件第2页浏览型号CY7B933-JI的Datasheet PDF文件第3页浏览型号CY7B933-JI的Datasheet PDF文件第4页浏览型号CY7B933-JI的Datasheet PDF文件第6页浏览型号CY7B933-JI的Datasheet PDF文件第7页浏览型号CY7B933-JI的Datasheet PDF文件第8页浏览型号CY7B933-JI的Datasheet PDF文件第9页  
CY7B923
CY7B933
CY7B933 HOTLink接收
(续)
名字
REFCLK
I / O
TTL IN
描述
参考时钟。
REFCLK是针对时钟/数据同步的PLL时钟频率基准。
REFCLK设置的大致中心频率为内部PLL跟踪输入位流。
REFCLK必须连接到的频率范围内运行的一个晶体控制的时基
与Tx / Rx对,频率必须是相同的发射机CKW频率(内
CKW
±
0.1%).
解码器模式选择。
在模式引脚上的电平来确定要使用的解码方法。
当连接到GND ,模式选择8B / 10B解码。当连接到V
CC
,注册器的内容
绕过译码器和被发送至Q
A〜J
直接。当悬空(内部电阻按住MODE
脚在V
CC
/ 2 )内部时钟发生器被禁止, INB变比特率测试时钟是
用于工厂测试。在典型应用中,模式是有线到V
CC
或GND 。
内建自测试开启。
当BISTEN为低电平时,接收器等待一个D0.0 (发送一次每BIST
环)字符,并开始一个连续的测试序列,测试发射器的功能,
所述接收器,以及连接它们的链路。在BIST模式的测试的状态可以与被监控
RDY和RVS输出。在正常使用中BISTEN保持高电平或有线到V
CC
。 BISTEN具有相同的
时序为Q
0–7
.
功率输出驱动器。
电源内部电路。
地面上。
时间的流逝与输入禁用,编码器将输出
特殊字符K28.5逗号(或同步),将
保持连接的同步。 SVS输入力变压器
规定违反符号的使命,让用户
检查错误处理系统逻辑控制器或propri-
etary应用。
该编码器的8B / 10B编码函数可以被旁路
对于包括外部编码器和扰码器系统
函数作为控制器的一部分。该旁路被控制
设置模式选择引脚为高电平。当在旁路模式下,D
一个-j中
(请注意,比特顺序在光纤通道8B / 10B指定
代码)成为10输入到移位器,以D
a
作为
第一个位被移出。
该移位器接收的并行数据从编码器一次每
使用字节的时间和移动它的串行接口的输出缓冲器
锁相环(PLL)倍频位时钟运行在十(10 )倍的字节
时钟速率。定时的并行传输是通过控制
计数器包含在时钟发生器,并且不会受
在输入引脚的信号电平或定时。
OUTA , OUTB , OUTC
串行接口的PECL输出缓冲器( ECL100K为参考
转制为+ 5V)是驱动程序的串行媒体。它们都是
连接到所述移位器,并且包含相同的串行数据。两
输出对( OUTA ±和OUTB ±)是可控制的
FOTO输入,并可以由系统控制器被禁用
强制逻辑零(即“点火”)的输出。第三
输出对( OUTC ±)不受FOTO和将供应
适合的环回测试的连续数据流
子系统。
OUTA ±和OUTB ±将向FOTO输入变化作出反应
在数位时代。然而,由于FOTO是不同步的
认列与发送数据流时,该输出将是
强制关闭或任意点开启在数据的发送。
此功能的目的是增强外部激光安全
控制器和用于帮助接收器PLL的测试。
模式
在水平
BISTEn
TTL IN
V
CCN
V
CCQ
GND
CY7B923的HOTLink发送器框图
描述
输入寄存器
输入寄存器保存到由要处理的数据
的HOTLink发射机和允许进行输入时刻
与标准的FIFO是一致的。输入寄存器的时钟
通过CKW和装载在D信息
0-7
, SC / D和
SVS引脚。两个使能输入( ENA和ENN )允许用户
当数据在寄存器中装入选择。主张ENA
(启用,低电平有效)引起的要加载的输入
在CKW的上升沿进行注册。如果新奥(启用下,积极
低)被置位时CKW上升时,数据存在于
在CKW的下一个上升沿输入将被加载到
输入寄存器。如果没有ENA新奥也不是低电平上
CKW的上升沿,则一个SYNC ( K28.5 )字符是
发送。这两个输入端允许适当的时机和功能
无论是用异步FIFO的时钟或兼容性
FIFO中没有外部逻辑,如图
在BIST模式中,输入寄存器变为签名
由逻辑转换的并行输入模式发生器
注册成线性反馈移位寄存器( LFSR ) 。当
启用,该线性反馈移位寄存器将产生一个511字节的序列,该序列
包括所有的数据和特殊字符代码,其中包括
明显违反符号。这种模式提供了一个可预测的
但是可以匹配到一个伪随机序列
相同的线性反馈移位寄存器的接收器。
编码器
该编码器将通过所述输入保持的输入数据
注册成更适合于传输的串行形式
接口链路。用ANSI X3.230指定所使用的代码
(光纤通道)和IBM ESCON通道(码表是
在此数据表的末尾) 。八ð
0–7
数据输入是
转换到任何一个数据符号或特殊字符,
根据SC / D输入的状态。如果SC / D为高电平,
输入的数据表示的控制码和编码
使用特殊字符代码表。如果SC / D为低电平时,
数据输入使用的数据代码表转换。如果一个字节
文件编号: 38-02017牧师* E
第33 5