CY7C1360B
CY7C1362B
Pin Configurations (continued)
119-ball BGA (2 Chip Enables with JTAG)
CY7C1360B (256K x 36)
1
2
3
4
5
6
7
A
B
C
VDDQ
A
A
A
A
VDDQ
ADSP
ADSC
VDD
NC
NC
CE2
A
A
A
A
A
A
A
NC
NC
D
E
F
DQC
DQC
VDDQ
DQPC
DQC
DQC
VSS
VSS
VSS
NC
CE1
VSS
VSS
VSS
DQPB
DQB
DQB
DQB
DQB
VDDQ
OE
G
H
J
DQC
DQC
VDDQ
DQD
DQD
VDDQ
DQD
DQC
DQC
VDD
BWC
VSS
NC
BWB
VSS
NC
DQB
DQB
VDD
DQA
DQA
DQA
DQA
DQB
DQB
VDDQ
DQA
DQA
VDDQ
DQA
ADV
GW
VDD
CLK
NC
BWE
A1
K
DQD
VSS
VSS
DQD
DQD
DQD
L
M
N
BWD
VSS
VSS
BWA
VSS
VSS
P
R
DQD
NC
DQPD
A
VSS
MODE
A0
VDD
VSS
NC
DQPA
A
DQA
NC
NC
VDDQ
NC
TMS
A
TDI
A
TCK
A
TDO
NC
NC
ZZ
VDDQ
T
U
CY7C1362B (512K x 18)
2
A
CE2
A
NC
DQB
NC
1
3
A
A
4
5
A
A
6
A
A
7
A
B
C
D
E
F
VDDQ
NC
NC
DQB
NC
VDDQ
VDDQ
NC
NC
NC
DQA
VDDQ
ADSP
ADSC
VDD
NC
CE1
A
A
A
VSS
VSS
VSS
VSS
VSS
VSS
DQPA
NC
DQA
OE
G
H
J
NC
DQB
VDDQ
DQB
NC
VDD
VSS
VSS
NC
NC
DQA
VDD
DQA
NC
VDDQ
BWB
VSS
NC
ADV
GW
VDD
K
NC
DQB
VDDQ
DQB
NC
DQB
NC
DQB
NC
DQPB
VSS
VSS
VSS
VSS
VSS
CLK
NC
BWE
A1
VSS
NC
DQA
NC
DQA
NC
DQA
NC
VDDQ
NC
DQA
L
M
N
P
BWA
VSS
VSS
VSS
A0
NC
NC
A
A
MODE
A
VDD
NC
NC
A
A
A
NC
ZZ
R
T
U
VDDQ
TMS
TDI
TCK
TDO
NC
VDDQ
Document #: 38-05291 Rev. *C
Page 4 of 34