欢迎访问ic37.com |
会员登录 免费注册
发布采购

EPM7128SLC84-15 参数 Datasheet PDF下载

EPM7128SLC84-15图片预览
型号: EPM7128SLC84-15
PDF下载: 下载PDF文件 查看货源
内容描述: 可编程逻辑器件系列 [Programmable Logic Device Family]
分类和应用: 可编程逻辑器件输入元件LTE时钟
文件页数/大小: 66 页 / 1497 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号EPM7128SLC84-15的Datasheet PDF文件第38页浏览型号EPM7128SLC84-15的Datasheet PDF文件第39页浏览型号EPM7128SLC84-15的Datasheet PDF文件第40页浏览型号EPM7128SLC84-15的Datasheet PDF文件第41页浏览型号EPM7128SLC84-15的Datasheet PDF文件第43页浏览型号EPM7128SLC84-15的Datasheet PDF文件第44页浏览型号EPM7128SLC84-15的Datasheet PDF文件第45页浏览型号EPM7128SLC84-15的Datasheet PDF文件第46页  
MAX 7000 Programmable Logic Device Family Data Sheet  
Table 29. EPM7064S External Timing Parameters (Part 2 of 2)  
Note (1)  
Symbol  
Parameter  
Conditions  
Speed Grade  
-6 -7  
Min Max Min Max Min Max Min Max  
Unit  
-5  
-10  
t
t
t
t
Array clock to output delay  
Array clock high time  
Array clock low time  
C1 = 35 pF  
5.4  
6.7  
7.5  
10.0  
ns  
ns  
ns  
ns  
ACO1  
ACH  
2.5  
2.5  
2.5  
2.5  
2.5  
2.5  
3.0  
3.0  
3.0  
4.0  
4.0  
4.0  
ACL  
Minimum pulse width for clear (2)  
CPPW  
and preset  
t
Output data hold time after  
clock  
C1 = 35 pF (3)  
1.0  
1.0  
1.0  
1.0  
ns  
ODH  
t
f
Minimum global clock period  
5.7  
5.7  
7.1  
7.1  
8.0  
8.0  
10.0  
10.0  
ns  
CNT  
CNT  
Maximum internal global clock (4)  
frequency  
175.4  
140.8  
125.0  
100.0  
MHz  
t
f
Minimum array clock period  
ns  
ACNT  
ACNT  
Maximum internal array clock (4)  
frequency  
175.4  
250.0  
140.8  
200.0  
125.0  
166.7  
100.0  
125.0  
MHz  
f
Maximum clock frequency  
(5)  
MHz  
MAX  
Table 30. EPM7064S Internal Timing Parameters (Part 1 of 2)  
Note (1)  
Symbol  
Parameter  
Conditions  
Speed Grade  
-6 -7  
Min Max Min Max Min Max Min Max  
Unit  
-5  
-10  
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
t
Input pad and buffer delay  
I/O input pad and buffer delay  
Fast input delay  
0.2  
0.2  
2.2  
3.1  
0.9  
2.6  
2.5  
0.7  
0.2  
0.7  
5.2  
4.0  
4.5  
9.0  
4.0  
0.2  
0.2  
2.6  
3.8  
1.1  
3.2  
3.2  
0.8  
0.3  
0.8  
5.3  
4.0  
4.5  
9.0  
4.0  
0.5  
0.5  
1.0  
4.0  
0.8  
3.0  
3.0  
2.0  
2.0  
2.5  
7.0  
4.0  
4.5  
9.0  
4.0  
0.5  
0.5  
1.0  
5.0  
0.8  
5.0  
5.0  
2.0  
1.5  
2.0  
5.5  
5.0  
5.5  
9.0  
5.0  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
IN  
IO  
FIN  
SEXP  
PEXP  
LAD  
LAC  
IOE  
OD1  
OD2  
OD3  
ZX1  
ZX2  
ZX3  
XZ  
Shared expander delay  
Parallel expander delay  
Logic array delay  
Logic control array delay  
Internal output enable delay  
Output buffer and pad delay C1 = 35 pF  
Output buffer and pad delay C1 = 35 pF (6)  
Output buffer and pad delay C1 = 35 pF  
Output buffer enable delay  
Output buffer enable delay  
Output buffer enable delay  
Output buffer disable delay  
Register setup time  
C1 = 35 pF  
C1 = 35 pF (6)  
C1 = 35 pF  
C1 = 5 pF  
0.8  
1.7  
1.0  
2.0  
3.0  
2.0  
2.0  
3.0  
SU  
Register hold time  
H
42  
Altera Corporation  
 复制成功!