ADSP-BF531/ADSP-BF532
串行外设接口(SPI )端口
-slave时间
和
描述SPI端口从操作。
表26.串行外设接口( SPI )端口 - 从时序
V
DDEXT
= 1.8 V
民
最大
2t
SCLK
–1.5
2t
SCLK
–1.5
4t
SCLK
–1.5
2t
SCLK
–1.5
2t
SCLK
–1.5
2t
SCLK
–1.5
1.6
1.6
0
0
0
0
9
9
10
10
V
DDEXT
= 2.5 V/3.3 V
民
最大
2t
SCLK
–1.5
2t
SCLK
–1.5
4t
SCLK
–1.5
2t
SCLK
–1.5
2t
SCLK
–1.5
2t
SCLK
–1.5
1.6
1.6
0
0
0
0
8
8
10
10
参数
时序要求
t
SPICHS
串行时钟高周期
串行时钟低电平时间
t
SPICLS
t
SPICLK
串行时钟周期
t
HDS
最后一个SCK边沿到SPISS不断言
t
SPITDS
连续传输延迟
t
SDSCI
SPISS有效到第一个SCK边沿
t
SSPID
数据输入有效到SCK边沿(数据输入建立)
SCK采样边沿到数据输入无效
t
HSPID
开关特性
t
DSOE
SPISS有效到数据输出活跃
t
DSDHI
SPISS无效到数据高阻抗
t
DDSPID
SCK边沿到数据输出有效(数据输出延迟)
t
HDSPID
SCK边沿到数据输出无效(数据输出保持)
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
SPISS
(输入)
t
SPICHS
SCK
( CPOL = 0 )
(输入)
t
SPICLS
t
SPICLK
t
HDS
t
SPITDS
t
SDSCI
SCK
( CPOL = 1 )
(输入)
t
SPICLS
t
SPICHS
t
DSOE
t
DDSPID
t
HDSPID
t
DDSPID
t
DSDHI
最低位
MISO
(输出)
CPHA = 1
MOSI
(输入)
最高位
t
SSPID
MSB VALID
t
HSPID
t
SSPID
t
HSPID
LSB VALID
t
DSOE
MISO
(输出)
CPHA = 0
MOSI
(输入)
t
DDSPID
最高位
最低位
t
DSDHI
t
HSPID
t
SSPID
MSB VALID
LSB VALID
图23.串行外设接口( SPI )端口 - 从时序
修订版D |
第38页60 |
2006年8月