欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-BF531WBBZ-4A 参数 Datasheet PDF下载

ADSP-BF531WBBZ-4A图片预览
型号: ADSP-BF531WBBZ-4A
PDF下载: 下载PDF文件 查看货源
内容描述: Blackfin㈢嵌入式处理器 [Blackfin㈢ Embedded Processor]
分类和应用:
文件页数/大小: 60 页 / 3447 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第6页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第7页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第8页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第9页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第11页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第12页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第13页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第14页  
ADSP-BF531/ADSP-BF532/ADSP-BF533
•中断 - 每个发送和接收端口生成
中断在完成一个数据字的传输或
传输整个数据缓冲器或缓冲液后
通过DMA 。
• Multichannel capability – Each SPORT supports 128 chan­
内尔斯出了1024道窗口,并兼容
在H.100 , H.110 , MVIP - 90和HMVIP标准。
体育毫伏额外的250输入迟滞可
通过置位的PLL_CTL寄存器的15启用。当此位
设定后,所有SPORT输入引脚有上升的滞后。
数据和从存储器中。 UART有两个专用
DMA通道,一个用于发送,一个用于接收。这些
DMA通道具有较低的默认优先级比大多数DMA
因为它们的使用率相对较低的渠道。
波特率,串行数据格式,错误代码生成与台站
土族和中断的UART口是可编程的。
UART的可编程特性包括:
•支持的比特率范围为(F
SCLK
/ 1,048,576 )每个位
第二至(f
SCLK
/ 16 )比特每秒。
•支持的数据格式,从7位,每12位
框架。
•两个发送和接收操作可以被配置为
产生可屏蔽中断的处理器。
在UART端口的时钟速率的计算公式为:
f
SCLK
-
UART时钟速率
= ----------------------------------------------
16
×
UART_Divisor
其中16位UART_Divisor来自UART_DLH
注册(最显著8位)和UART_DLL寄存器(至少
显著8比特) 。
在与通用定时器联合使用
支持自动波特率检测。
UART的功能被进一步扩展与支持
为红外数据协会( IrDA)的串行红外物理
层连接规范( SIR )协议。
串行外设接口(SPI )端口
在ADSP - BF531 / ADSP - BF532 / ADSP- BF533处理器有一个
SPI兼容端口,它使所述处理器进行通信
与多个SPI兼容的设备。
SPI接口使用3个引脚传输数据:两个数据
引脚(主机输出从机输入,MOSI和主机输入从机
输出, MISO)和时钟引脚(串行时钟SCK ) 。一个SPI芯片
选择输入引脚( SPISS )允许其他SPI器件选择时处理
SOR ; 7个SPI片选输出引脚( SPISEL7-1 )让
处理器选择其它SPI器件。 SPI的选择引脚重新建立后
想通通用I / O引脚。通过这些引脚, SPI端口
提供了一个全双工,同步串行接口,支持一
端口都主/从模式和多环境。
波特率和时钟相位/极性的SPI端口都
可编程的,并且它具有一个集成的DMA控制器,连续的
figurable为发送或接收数据流。在SPI
DMA控制器只能服务于任何单向访问
给定的时间。
SPI端口的时钟速率的计算公式为:
f
SCLK
-
SPI时钟速率
= -----------------------------------
2
×
SPI_Baud
其中16位SPI_BAUD寄存器包含值2至
65,535.
在传输过程中, SPI端口同时传输和
通过串行数据移位和缩小它的两个串行数据接收
线。串行时钟线同步移位和采样
耦上的两个串行数据线的数据。
通用I / O端口F
在ADSP - BF531 / ADSP - BF532 / ADSP- BF533处理器具有16
双向通用I /港口F( PF15-0 )O引脚。
每个通用I / O引脚都可以单独通过控制
操纵GPIO控制,状态和中断
注册:
• GPIO方向控制寄存器 - 指定的方向
每个独立的PFx引脚为输入或输出。
• GPIO控制寄存器和状态 - 在ADSP -BF531 /
ADSP - BF532 / ADSP -BF533处理器采用了“写一个
修改“的机制,允许任何组合
独立的GPIO引脚在一个指令进行修改,
在不影响任何其他GPIO引脚的电平。四
设置控制寄存器。一个寄存器中写入
命令来设置GPIO引脚值,一个寄存器被写在
为了清除GPIO引脚值,一个寄存器写入
为了切换GPIO引脚值,和一个寄存器写入
in order to specify GPIO pin values. Reading the GPIO sta­
土族寄存器允许软件来询问的感
GPIO引脚。
• GPIO中断屏蔽寄存器 - 两个GPIO中断
屏蔽寄存器允许每个独立的PFx引脚为
an interrupt to the processor. Similar to the two GPIO con­
控制寄存器,用于设置和清除GPIO
销值,一个GPIO中断屏蔽寄存器设置位
使能中断功能,另一个GPIO中断
屏蔽寄存器清零,以禁止中断功能。的PFx
UART端口
The ADSP-BF531/ADSP-BF532/ADSP-BF533 processor pro­
国际志愿组织全双工通用异步接收器/发送器
器(UART)端口,它与PC标准完全兼容
UART接口。该UART端口提供了一个简化的UART接口
其它外设或主机,支持全双工DMA-支持
串行数据端口,异步传输。该UART口
包括5个数据位为8位数据位, 1位停止位或2个停止支持
位,没有,偶或奇校验。该UART端口支持
两种操作模式:
• PIO (可编程I / O ) - 处理器发送或接收
通过写或读I / O映射UART的寄存器中的数据。
该数据是双缓冲的发送和接收。
• DMA (direct memory access) – The DMA controller trans­
FERS发送和接收数据。这降低了
中断的次数和频率需要传送
修订版E |
第10页60 |
2007年7月