欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-BF531WBBZ-4A 参数 Datasheet PDF下载

ADSP-BF531WBBZ-4A图片预览
型号: ADSP-BF531WBBZ-4A
PDF下载: 下载PDF文件 查看货源
内容描述: Blackfin㈢嵌入式处理器 [Blackfin㈢ Embedded Processor]
分类和应用:
文件页数/大小: 60 页 / 3447 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第3页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第4页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第5页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第6页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第8页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第9页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第10页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第11页  
ADSP-BF531/ADSP-BF532/ADSP-BF533
每个事件类型都有一个相关的寄存器来保存返回
地址和相关联的返回的从事件指令。当
触发事件时,处理器的状态被保存到
管理员堆栈。
在ADSP - BF531 / ADSP - BF532 / ADSP- BF533处理器事件
控制器包括两个阶段,内核事件控制器( CEC )
和系统中断控制器( SIC) 。核心事件CON-
控制器可以与系统中断控制器的优先次序
和控制所有的系统事件。从概念上讲,从中断
外设进入到SIC ,然后被直接路由到
与CEC的通用中断。
表3.系统中断控制器( SIC )
外设中断事件
PLL唤醒
DMA错误
PPI错误
SPORT 0错误
体育1错误
SPI错误
UART错误
实时时钟
DMA通道0 ( PPI )
DMA通道1 ( SPORT 0接收)
DMA通道2 ( SPORT 0发送)
DMA通道3 ( SPORT接收1 )
DMA通道4 ( SPORT 1发送)
DMA通道5 ( SPI )
DMA通道6 ( UART接收)
DMA通道7 ( UART发送)
定时器0
定时器1
定时器2
端口F GPIO中断
端口F GPIO中断B
存储器DMA流0
存储器DMA流1
软件看门狗定时器
默认映射
IVG7
IVG7
IVG7
IVG7
IVG7
IVG7
IVG7
IVG8
IVG8
IVG9
IVG9
IVG9
IVG9
IVG10
IVG10
IVG10
IVG11
IVG11
IVG11
IVG12
IVG12
IVG13
IVG13
IVG13
内核事件控制器( CEC )
在CEC支持9个通用中断( IVG15-7)
除了专用的中断和异常事件。的
这些通用中断,两个优先级最低的接口
中断产生( IVG15-14 )建议将被保留用于软件
中断处理程序,剩下的7个优先级的中断输入
支持处理器的外设。
描述
投入到CEC ,确定在事件矢量他们的名字
表( EVT ) ,并列出它们的优先级。
表2.内核事件控制器( CEC )
优先
( 0为最高)
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
事件类
仿真/测试控制
RESET
不可屏蔽中断
EXCEPTION
版权所有
硬件错误
内核定时器
通用中断7
通用中断8
通用中断9
通用中断10
通用中断11
通用中断12
通用中断13
通用中断14
通用中断15
EVT入口
动车组
RST
NMI
EVX
IVHW
IVTMR
IVG7
IVG8
IVG9
IVG10
IVG11
IVG12
IVG13
IVG14
IVG15
事件控制
The ADSP-BF531/ADSP-BF532/ADSP-BF533 processor pro­
志愿组织的用户提供了非常灵活的机制来控制
处理事件。在CEC中,有三个寄存器是用来
协调和控制活动。每个寄存器为32位宽:
• CEC中断锁存寄存器( ILAT ) - 该寄存器ILAT
指示当事件已被锁定。适当的
位被置位,当处理器已经锁定的情况下,并
当事件已被接受进入系统清零。
该寄存器由控制器自动更新,但
它也可以被写入到清除(取消)锁存事件。这
寄存器可在管理员模式下阅读时,可能
只能写在管理员模式下时,对应
应的IMASK位被清除。
• CEC interrupt mask register (IMASK) – The IMASK regis­
器控制掩蔽和个人的揭露
事件。当一个位在IMASK寄存器设置,该事件是
揭露,发生后由CEC进行处理。
在IMASK寄存器掩码位清0的情况下,
防止处理器甚至服务的事件
虽然该事件可以被锁存在ILAT寄存器。这
寄存器进行读或写在管理员模式下。
系统中断控制器( SIC )
该系统的中断控制器提供的映射和rout-
从众多外设中断源向荷兰国际集团事件
在CEC的优先级通用中断输入。
Although the ADSP-BF531/ADSP-BF532/ADSP-BF533 proces­
感器提供了一个默认映射,用户可以改变该映射
and priorities of interrupt events by writing the appropriate val­
的UE进入中断分配寄存器( SIC_IARx ) 。
描述了输入到SIC和默认映射到
在CEC 。
修订版E |
第7页60 |
2007年7月