欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD7008JP50 参数 Datasheet PDF下载

AD7008JP50图片预览
型号: AD7008JP50
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS DDS调制器 [CMOS DDS Modulator]
分类和应用: 数据分配系统
文件页数/大小: 16 页 / 507 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD7008JP50的Datasheet PDF文件第1页浏览型号AD7008JP50的Datasheet PDF文件第3页浏览型号AD7008JP50的Datasheet PDF文件第4页浏览型号AD7008JP50的Datasheet PDF文件第5页浏览型号AD7008JP50的Datasheet PDF文件第6页浏览型号AD7008JP50的Datasheet PDF文件第7页浏览型号AD7008JP50的Datasheet PDF文件第8页浏览型号AD7008JP50的Datasheet PDF文件第9页  
AD7008–SPECIFICATIONS
参数
信号DAC规格
决议
更新率(F
最大
)
IOUT满量程
输出合规
DC精度
积分非线性
微分非线性
DDS规格
2
更新率(F
最大
)
动态规范
信号 - 噪声
总谐波失真
无杂散动态范围( SFDR )
3
窄带( ± 50千赫)
宽带( ±2 MHz)的
参考电压
内部参考@ + 25°C
4
参考TC
V
REF
OVERDRIVE
5
逻辑输入
V
INH
,输入高电压
V
INL
,输入低电压
I
INH
,输入电流
C
IN
,输入电容
电源
V
DD
I
AA
I
DD
I
AA
+ I
DD
f
CLK
=最大
睡眠= V
DD
笔记
1
2
1
(V
AA
= V
DD
= +5 V
±
5%; T
A
= T
给T
最大
, R
SET
= 390
Ω,
R
负载
= 1
IOUT和
IOUT ,
除非另有说明)
10
20
20
1
+1
±
1
20
+1
±
1
50
50
–53
20
1
50
10
AD7008AP20
典型值
最大
AD7008JP50
典型值
最大
单位
MSPS
mA
最低位
最低位
MSPS
dB
dB
测试条件/
评论
50
–55
f
CLK
= f
最大
,
f
OUT
= 2 MHz的
f
CLK
= f
最大
,
f
OUT
= 2 MHz的
f
CLK
= 6.25 MHz时,
f
OUT
= 2.11 MHz的
–70
–55
1.2
0
V
DD
–0.9
0.9
10
10
4.75
5.25
26
22 + 1.5 / MHz的
80
110
10
1.27
300
2
1.35
–70
–55
1.2
0
V
DD
–0.9
0.9
10
10
4.75
26
22 + 1.5 / MHz的
125
160
20
5.25
1.27
300
2
1.35
dBc的
dBc的
PPM /°C的
V
µA
pF
mA
mA
mA
mA
R
SET
= 390
工作温度范围如下:A版本: -40 ° C至+ 85°C ; Ĵ版本: 0 ° C至+ 70°C 。
所有动态规范使用IOUT测量。 100 %生产测试。
3
f
CLK
= 6.25 MHz的频率字= 5671C71C HEX ,女
OUT
= 2.11兆赫。
4
V
REF
可在0和V的外部驱动
DD
.
5
不要让基准电流引起的功耗超出了我的极限
AA
+ I
DD
如上所示。
特定网络阳离子如有更改,恕不另行通知。
–2–
版本B