欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD7008JP50 参数 Datasheet PDF下载

AD7008JP50图片预览
型号: AD7008JP50
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS DDS调制器 [CMOS DDS Modulator]
分类和应用: 数据分配系统
文件页数/大小: 16 页 / 507 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD7008JP50的Datasheet PDF文件第5页浏览型号AD7008JP50的Datasheet PDF文件第6页浏览型号AD7008JP50的Datasheet PDF文件第7页浏览型号AD7008JP50的Datasheet PDF文件第8页浏览型号AD7008JP50的Datasheet PDF文件第10页浏览型号AD7008JP50的Datasheet PDF文件第11页浏览型号AD7008JP50的Datasheet PDF文件第12页浏览型号AD7008JP50的Datasheet PDF文件第13页  
AD7008
当不需要振幅调制时,IQ乘法器
可以被旁路(CR = 2)。该正弦输出被直接发送给
的10位DAC 。
数位类比转换器
的AD7008包括一个高阻抗电流源10位
数模转换器,能够驱动一个宽的负载范围内,在不同的
速度。满量程输出电流可以调节,以获得最佳
电源和外部负载的要求,通过使用一
单个外部电阻器(R
SET
).
该DAC可以用于单次或差动端被配置
操作。
IOUT
可以直接连接到AGND单端
操作或通过一个负载电阻来开发一个输出电压
年龄。负载电阻器可只要需要的任何值
满量程电压跨越发展不超过1伏。
由于满量程电流由R控制
SET
,调整
R
SET
可以平衡负载电阻所做的更改。
DSP和MPU接口技术
TC3 - TC0 。在第二下降沿之后的一段时间
WR ,
LOAD信号可能变高。只要负载信号为高
5纳秒(参见设置时间)之前的时钟的上升沿显
最终,数据将被传输到目标寄存器。
该技术的限制因素是
WR
周期是
30纳秒。因此,时钟可能运行到使用这个33 MSPS
技术和有效的更新速度将是二分之一或
16.5兆赫。见时序图10为时序细节。
数据
喜字
低字
WR
时钟
TC
的AD7008包含一个32位的并行装配寄存器和一个
32位序列装配寄存器。每个调制寄存器
可以从组装寄存器下的控制加载
LOAD引脚和传输控制( TC )引脚(见表二)。
命令寄存器只能从AS-并行加载
sembly注册。在实际使用中,串行和并行接口
面可以同时使用,如果应用需要。
LOAD信号上升之前, TC3 - TC0应该是稳定的,
应该不会改变,直到负荷下降(图2)之后。
在DSP / MPU断言两者
WR
CS
加载并行AS-
sembly寄存器(图3) 。在每个写入结束时,将并行
装配寄存器移位由8或16位左(视
CR0 ) ,和新的数据被加载到低比特。因此,二
16位写操作或4个8位写入被用来加载并行AS-
sembly注册。当加载并行数据时,它仅需要
作为将被用于该寄存器的写入尽可能多的数据。对于IN-
姿态,命令寄存器只需要一个写入
并联电路的寄存器。
串行数据被输入到该芯片在SCLK的上升沿上,最
第一显著位(图4)。在装配寄存器中的数据
TER值可以通过以下方式被传输到调制寄存器
传输控制引脚。
在AD7008的最大更新
负载
图10.加速数据加载顺序
应用
串行配置
数据是使用两个显写入AD7008在串行模式
最终线SDATA和SCLK 。数据累积在串行
与第一次加载最显著位汇编登记。该
数据比特是在串行时钟的上升沿加载。一旦
数据在串行程序集加载寄存器,它必须是反
ferred在芯片上的适当寄存器中。这是通过
通过按照表II和III设置的TC位。如果您
要加载的串行组件注册到FREQ1寄存器,
在TC位应该是1101当LOAD脚抬起,
数据被直接传送到FREQ1寄存器。如果能操作
阿婷在串行模式下,一些功能必须同时还在运作
模式诸如装载的TC位和更新命令
寄存器,它是通过并联电路只访问
注册。图11给出了一个典型的串行模式配置。
U3
AD7008
CMD0
CMD1
CMD2
CMD3
更新AD7008不必发生在一个同步
时尚。然而,在异步系统中,大多数的克斯特的
内部时钟脉冲( LOAD和SCLK )要高更大
超过一个系统时钟周期。这确保了至少一个
会出现时钟上升沿成功完成闭锁
函数(图1) 。
然而,如果AD7008是运行在一个同步模式与
控制DSP或单片机, AD7008可装载
十分迅速。当在操作的最佳速度达到
16位装载模式;下面的讨论将假定
模式被使用。每个调制寄存器要求2 16
位负载。该数据被锁存到并行装配寄存器
上的下降沿
WR
命令。这种频闪不
由时钟脉冲资格,但必须保持为低电平迷你
20 ns的妈妈,只需要要高10纳秒。两个16位
也就是说可以连续加载。而第二个16位
字被锁存到并行装配寄存器,则
传输和控制字可呈现给TC3 - TC0
销。如果在指定的寄存器总是相同的,外部
寄存器可以用于存储关于输入的信息
版本B
–9–
WR
TC0
TC1
TC2
TC3
负载
SCLK
SDATA
+5V
U2
50MHz的14
V
CC
8
OUT
V
EE
RESET
7 K1115
19
20
21
22
23
24
25
26
8
9
10
11
12
13
14
15
16
27
32
33
34
35
36
41
42
31
30
38
37
C1
6
+5V
D0
V
REF
D1
0.1μF C2
5
+5V
D2
COMP
D3
0.1µF
D4
2 R4
D5
IOUT
49.9
D6
R3
1
D7
D8
49.9
IOUT
D9
D10
D11
R5
4
D12
FSADJUST
D13
390
D14
D15
V
AA
3
+5V
WR
V
DD
17
+5V
CS
V
DD
28
+5V
TC0
V
DD
39
+5V
TC1
TC2
TC3
44
AGND
负载
7
DGND
SCLK
18
DGND
SDATA
29
DGND
FSELECT
43
DGND
CLK
RESET
40
TEST
睡觉
图11.通用串行接口