R
Pinout Descriptions
Table 24: FG320 Package Pinout (Continued)
FG320
Bank
XC3S500E Pin Name
IO_L16P_2/M0
XC3S1200E Pin Name
IO_L16P_2/M0
IO_L18N_2
XC3S1600E Pin Name
IO_L16P_2/M0
IO_L18N_2
Ball
M10
N11
P11
V13
V12
R12
T12
P12
Type
DUAL
I/O
2
2
2
2
2
2
2
2
IO_L18N_2
IO_L18P_2
IO_L19N_2/VREF_2
IO_L19P_2
IO_L20N_2
IO_L20P_2
N.C. (ꢃ)
IO_L18P_2
IO_L18P_2
I/O
IO_L19N_2/VREF_2
IO_L19P_2
IO_L19N_2/VREF_2
IO_L19P_2
VREF
I/O
IO_L20N_2
IO_L20N_2
I/O
IO_L20P_2
IO_L20P_2
I/O
IO_L21N_2
IO_L21N_2
500E: N.C.
1200E: I/O
1600E: I/O
2
N.C. (ꢃ)
IO_L21P_2
IO_L21P_2
N12
500E: N.C.
1200E: I/O
1600E: I/O
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
IO_L22N_2/A22
IO_L22P_2/A23
IO_L24N_2/A20
IO_L24P_2/A21
IO_L25N_2/VS1/A18
IO_L25P_2/VS2/A19
IO_L26N_2/CCLK
IO_L26P_2/VS0/A17
IP
IO_L22N_2/A22
IO_L22P_2/A23
IO_L24N_2/A20
IO_L24P_2/A21
IO_L25N_2/VS1/A18
IO_L25P_2/VS2/A19
IO_L26N_2/CCLK
IO_L26P_2/VS0/A17
IP
IO_L22N_2/A22
IO_L22P_2/A23
IO_L24N_2/A20
IO_L24P_2/A21
IO_L25N_2/VS1/A18
IO_L25P_2/VS2/A19
IO_L26N_2/CCLK
IO_L26P_2/VS0/A17
IP
R13
P13
R14
T14
U15
V15
U16
T16
V2
DUAL
DUAL
DUAL
DUAL
DUAL
DUAL
DUAL
DUAL
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
VREF
IP
IP
IP
V16
V3
IP_L02N_2
IP_L02N_2
IP_L02N_2
IP_L02P_2
IP_L02P_2
IP_L02P_2
V4
IP_L08N_2
IP_L08N_2
IP_L08N_2
R7
IP_L08P_2
IP_L08P_2
IP_L08P_2
T7
IP_L11N_2/VREF_2
IP_L11P_2
IP_L11N_2/VREF_2
IP_L11P_2
IP_L11N_2/VREF_2
IP_L11P_2
V8
U8
INPUT
DUAL/GCLK
DUAL/GCLK
IP_L14N_2/M2/GCLK1
IP_L14N_2/M2/GCLK1
IP_L14N_2/M2/GCLK1
T10
U10
IP_L14P_2/RDWR_B/
GCLK0
IP_L14P_2/RDWR_B/
GCLK0
IP_L14P_2/RDWR_B/
GCLK0
2
2
2
2
IP_L17N_2
IP_L17P_2
IP_L23N_2
IP_L23P_2
IP_L17N_2
IP_L17P_2
IP_L23N_2
IP_L23P_2
IP_L17N_2
IP_L17P_2
IP_L23N_2
IP_L23P_2
U11
T11
U14
V14
INPUT
INPUT
INPUT
INPUT
DS312-4 (v1.1) March 21, 2005
www.xilinx.com
45
Advance Product Specification