R
Virtex-II Platform FPGAs: Pinout Information
Table 9: BG575/BGG575 BGA — XC2V1000, XC2V1500, and XC2V2000
Bank
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
Pin Description
IO_L01P_2
Pin Number No Connect in XC2V1000 No Connect in XC2V1500
D23
E21
E22
F21
F20
G20
G19
H18
J17
D24
E23
E24
F24
F23
G23
G21
G22
H19
H20
J18
J19
K17
K18
H23
H24
H21
H22
J24
K24
J22
J23
J20
J21
IO_L02N_2/VRP_2
IO_L02P_2/VRN_2
IO_L03N_2
IO_L03P_2/VREF_2
IO_L04N_2
IO_L04P_2
IO_L06N_2
IO_L06P_2
IO_L19N_2
IO_L19P_2
IO_L21N_2
IO_L21P_2/VREF_2
IO_L22N_2
IO_L22P_2
IO_L24N_2
IO_L24P_2
IO_L43N_2
IO_L43P_2
IO_L45N_2
IO_L45P_2/VREF_2
IO_L46N_2
IO_L46P_2
IO_L48N_2
IO_L48P_2
IO_L49N_2
IO_L49P_2
IO_L51N_2
IO_L51P_2/VREF_2
IO_L52N_2
IO_L52P_2
IO_L54N_2
IO_L54P_2
IO_L67N_2
K19
K20
L17
NC
NC
NC
IO_L67P_2
IO_L69N_2
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
57