欢迎访问ic37.com |
会员登录 免费注册
发布采购

WM8912GEFL/RV 参数 Datasheet PDF下载

WM8912GEFL/RV图片预览
型号: WM8912GEFL/RV
PDF下载: 下载PDF文件 查看货源
内容描述: 超低功耗DAC与耳机驱动器的便携式音频应用 [Ultra Low Power DAC with Headphone Driver for Portable Audio Applications]
分类和应用: 驱动器便携式
文件页数/大小: 128 页 / 1259 K
品牌: WOLFSON [ WOLFSON MICROELECTRONICS PLC ]
 浏览型号WM8912GEFL/RV的Datasheet PDF文件第12页浏览型号WM8912GEFL/RV的Datasheet PDF文件第13页浏览型号WM8912GEFL/RV的Datasheet PDF文件第14页浏览型号WM8912GEFL/RV的Datasheet PDF文件第15页浏览型号WM8912GEFL/RV的Datasheet PDF文件第17页浏览型号WM8912GEFL/RV的Datasheet PDF文件第18页浏览型号WM8912GEFL/RV的Datasheet PDF文件第19页浏览型号WM8912GEFL/RV的Datasheet PDF文件第20页  
WM8912  
Production Data  
SLAVE MODE  
tBCY  
BCLK  
(input)  
tBCH  
tBCL  
LRCLK  
(input)  
tLRH  
tLRSU  
DACDAT  
(input)  
tDS  
tDH  
Figure 3 Audio Interface Timing – Slave Mode  
Test Conditions  
DCVDD = 1.0V, AVDD = DBVDD = CPVDD = 1.8V, DGND=AGND=CPGND =0V, TA = +25oC, Slave Mode, fs=48kHz,  
MCLK=256fs, 24-bit data, unless otherwise stated.  
PARAMETER  
Audio Interface Timing - Slave Mode  
BCLK cycle time  
SYMBOL  
MIN  
TYP  
MAX  
UNIT  
tBCY  
tBCH  
tBCL  
tLRSU  
tLRH  
tDH  
50  
20  
20  
20  
10  
10  
20  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
BCLK pulse width high  
BCLK pulse width low  
LRCLK set-up time to BCLK rising edge  
LRCLK hold time from BCLK rising edge  
DACDAT hold time from BCLK rising edge  
DACDAT set-up time to BCLK rising edge  
tDS  
Note: BCLK period must always be greater than or equal to MCLK period.  
PD, Rev 4.0, September 2010  
16  
w
 复制成功!