欢迎访问ic37.com |
会员登录 免费注册
发布采购

WCSS0232V1P 参数 Datasheet PDF下载

WCSS0232V1P图片预览
型号: WCSS0232V1P
PDF下载: 下载PDF文件 查看货源
内容描述: 64K ×32的同步流水线高速缓存RAM [64K x 32 Synchronous-Pipelined Cache RAM]
分类和应用:
文件页数/大小: 14 页 / 373 K
品牌: WEIDA [ WEIDA SEMICONDUCTOR, INC. ]
 浏览型号WCSS0232V1P的Datasheet PDF文件第4页浏览型号WCSS0232V1P的Datasheet PDF文件第5页浏览型号WCSS0232V1P的Datasheet PDF文件第6页浏览型号WCSS0232V1P的Datasheet PDF文件第7页浏览型号WCSS0232V1P的Datasheet PDF文件第9页浏览型号WCSS0232V1P的Datasheet PDF文件第10页浏览型号WCSS0232V1P的Datasheet PDF文件第11页浏览型号WCSS0232V1P的Datasheet PDF文件第12页  
:
WCSS0232V1P
交流测试负载和波形
产量
Z
0
=50Ω
R
L
=50Ω
V
L
= 1.5V
3.3V
产量
5 pF的
R=351Ω
INCLUDING
夹具
范围
R=317Ω
所有的输入脉冲
3.3V
10%
GND
< 3.3纳秒
90%
[10]
90%
10%
< 3.3纳秒
(a)
(b)
(c)
开关特性
在整个工作范围
[11,12,13]
-133
参数
t
CYC
t
CH
t
CL
t
AS
t
AH
t
CO
t
DOH
t
ADS
t
ADH
t
WES
t
WEH
t
ADVS
t
ADVH
t
DS
t
DH
t
CES
t
CEH
t
CHZ
t
CLZ
t
EOHZ
t
EOLZ
t
EOV
时钟周期时间
时钟高
时钟低
地址建立CLK兴起之前
地址保持CLK崛起后
数据输出有效CLK上升后
数据输出保持CLK上升后
ADSP , ADSC建立CLK兴起之前
ADSP , ADSC举行CLK崛起后
BWE , GW , BW [ 3 : 0 ]设置-UP CLK兴起之前
BWE , GW , BW [ 3 : 0]保持CLK崛起后
ADV建立CLK兴起之前
ADV保持CLK崛起后
数据输入建立CLK兴起之前
数据输入保持CLK上升后
片选建立
芯片选择保持CLK崛起后
时钟到高阻
[12]
时钟为低-Z
[12]
OE高到输出高阻
[12, 13]
OE低到输出低-Z
[12, 13]
OE低到输出有效
[12]
0
4.2
1.5
2.5
0.5
2.5
0.5
2.5
0.5
2.5
0.5
2.5
0.5
1.5
0
3.5
0
5.0
3.5
描述
分钟。
7.5
1.9
1.9
2.5
0.5
4.2
1.5
2.5
0.5
2.5
0.5
2.5
0.5
2.5
0.5
2.5
0.5
1.5
0
5.5
0
6
5
马克斯。
10
3.2
3.2
2.5
0.5
5.0
2.0
2.5
0.5
2.5
0.5
2.5
0.5
2.5
0.5
2.5
0.5
2
0
6
6
-100
分钟。
马克斯。
分钟。
13.3
5.0
5.0
2.5
0.5
7.0
-75
马克斯。
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
注意事项:
10.输入波形应该有1V / ns的压摆率。
11.除非另有说明,测试条件假设为3毫微秒或更少的信号的过渡时间,定时1.5V的参考电平,为0的输入脉冲电平到3.0V ,并输出
装载指定I的
OL
/I
OH
和负载电容。示出在(a)和交流测试负载的( b)所示。
12. t
CHZ
, t
CLZ
, t
EOV
, t
EOLZ
和叔
EOHZ
被指定采用5 pF的负载电容在交流测试负载(b)部分。过渡测
±
200毫伏的
稳态电压。
13.在任何给定的电压和温度,叔
EOHZ
小于吨
EOLZ
和T
CHZ
小于吨
CLZ
.
8