TMS320F28027, TMS320F28027-Q1, TMS320F28027F, TMS320F28027F-Q1, TMS320F28026
TMS320F28026-Q1, TMS320F28026F, TMS320F28026F-Q1, TMS320F28023
TMS320F28023-Q1, TMS320F28022, TMS320F28021, TMS320F28020, TMS320F280200
ZHCSA13P –NOVEMBER 2008 –REVISED FEBRUARY 2021
www.ti.com.cn
9.9.5.1 I2C 电气数据/时序
节9.9.5.1.1 显示了I2C 时序要求。节9.9.5.1.2 显示了I2C 开关特性。
9.9.5.1.1 I2C 时序要求
最小值
最大值
单位
保持时间,启动条件,SDA 下降后SCL 下降
延迟
th(SDA-SCL)START
0.6
µs
设置时间,重复启动,SDA 下降延迟之前
SCL 上升
tsu(SCL-SDA)START
0.6
µs
th(SCL-DAT)
tsu(DAT-SCL)
tr(SDA)
0
100
20
µs
ns
ns
ns
ns
ns
保持时间,SCL 下降后的数据
设置时间,SCL 上升前的数据
上升时间,SDA
300
300
300
300
输入容差
输入容差
输入容差
输入容差
tr(SCL)
20
上升时间,SCL
tf(SDA)
11.4
11.4
下降时间,SDA
tf(SCL)
下降时间,SCL
设置时间,停止条件,SDA 上升延迟之前
SCL 上升
tsu(SCL-SDA)STOP
0.6
µs
9.9.5.1.2 I2C 开关特性
在推荐的运行条件下(除非另有说明)
参数
测试条件
最小值
最大值
400
单位
I2C 时钟模块频率介于7MHz 与12MHz 之
间,并且I2C 预分频器和时钟分频寄存器进行
了适当配置。
fSCL
kHz
SCL 时钟频率
Vil
0.3 VDDIO
V
V
V
V
低电平输入电压
高电平输入电压
输入滞后
Vih
Vhys
Vol
0.7 VDDIO
0.05 VDDIO
0
0.4
3mA 灌电流
低电平输出电压
I2C 时钟模块频率介于7MHz 与12MHz 之
间,并且I2C 预分频器和时钟分频寄存器进行
了适当配置。
tLOW
1.3
SCL 时钟的低周期
SCL 时钟的高周期
μs
I2C 时钟模块频率介于7MHz 与12MHz 之
间,并且I2C 预分频器和时钟分频寄存器进行
了适当配置。
tHIGH
0.6
-10
μs
输入电压介于0.1 VDDIO 与0.9 VDDIO(最
大值)之间的输入电流
lI
10
μA
Copyright © 2022 Texas Instruments Incorporated
Submit Document Feedback
97
Product Folder Links: TMS320F28027 TMS320F28027-Q1 TMS320F28027F TMS320F28027F-Q1
TMS320F28026 TMS320F28026-Q1 TMS320F28026F TMS320F28026F-Q1 TMS320F28023 TMS320F28023-
Q1 TMS320F28022 TMS320F28021 TMS320F28020 TMS320F280200