TMS320F28027, TMS320F28027-Q1, TMS320F28027F, TMS320F28027F-Q1, TMS320F28026
TMS320F28026-Q1, TMS320F28026F, TMS320F28026F-Q1, TMS320F28023
TMS320F28023-Q1, TMS320F28022, TMS320F28021, TMS320F28020, TMS320F280200
ZHCSA13P –NOVEMBER 2008 –REVISED FEBRUARY 2021
www.ti.com.cn
(C)
(F)
(A)
(H)
(B)
(G)
(D)(E)
Device
Status
HALT
HALT
Flushing Pipeline
PLL Lock-up Time
Normal
Execution
Wake-up Latency
GPIOn(I)
t
)
d(WAKE−HALT
t
w(WAKE-GPIO)
tp
X1/X2 or
XCLKIN
Oscillator Start-up Time
XCLKOUT
t
d(IDLE−XCOL)
A. IDLE 指令被执行以将器件置于停机模式。
B. PLL 块响应停机信号。在振荡器被关闭并且到内核的CLKIN 被停止前SYSCLKOUT 在下面所示的一定数量的周期内保持:
• 当DIVSEL=00 或01 时,16 个周期
• 当DIVSEL=10 时,32 个周期
• 当DIVSEL=11 时,64 个周期
此延迟使得CPU 流水线和其他待定操作适当清除。
C. 到外设的时钟被关闭并且PLL 被关断。如果一个石英晶振或者陶瓷谐振器被用作时钟源,内部振荡器也被关断。器件现在处于停机模
式,消耗绝对最小功率。可在停机模式中保持零引脚内部振荡器(INTOSC1 和INTOSC2)以及看门狗可用。可通过对CLKCTL 寄存器
中的适当位进行写入操作来实现此功能。
D. 当GPIOn 引脚(用于使器件脱离停机模式)被驱动为低电平时,振荡器开启并且振荡器唤醒序列被启动。只有当振荡器稳定时,GPIO
才应被驱动为高电平。这样可在PLL 锁序列期间提供一个洁净的时钟信号。由于GPIO 引脚的下降边沿会以异步方式开始唤醒过程,因
此在进入停机模式之前和在此模式期间,应该注意保持低噪声环境。
E. 为唤醒器件而馈送给GPIO 引脚的唤醒信号必须符合最小脉冲宽度要求。此外,此信号不能有毛刺。如果噪声信号馈送到GPIO 引脚,器
件的唤醒行为将是不确定的并且在随后的唤醒脉冲中器件可能不会退出低功耗模式。
F. 一旦振荡器已经稳定,PLL 锁序列被启动(耗时1ms)。
G. 当到内核的CLKIN 被启用时,在一个延迟后,此器件响应此中断(如果被启用)。现在退出停机模式。
H. 正常运行重新开始。
I.
自执行将器件置于低功耗模式(LPM) 的IDLE 指令开始,至少经历4 个OSCCLK 周期后才启动唤醒。
图9-47. 使用GPIOn 唤醒停机模式
Copyright © 2022 Texas Instruments Incorporated
118
Submit Document Feedback
Product Folder Links: TMS320F28027 TMS320F28027-Q1 TMS320F28027F TMS320F28027F-Q1
TMS320F28026 TMS320F28026-Q1 TMS320F28026F TMS320F28026F-Q1 TMS320F28023 TMS320F28023-
Q1 TMS320F28022 TMS320F28021 TMS320F28020 TMS320F280200