5.11 Buffer Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–9
5.12 Port Decode Map Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–10
5.13 Clock Run Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–11
5.14 Diagnostic Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–11
5.15 Diagnostic Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–13
5.16 Arbiter Request Mask Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–14
5.17 Arbiter Timeout Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–15
5.18 P_SERR Event Disable Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–16
5.19 Secondary Clock Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–17
5.20 P_SERR Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–18
5.21 PM Capability ID Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–18
5.22 PM Next Item Pointer Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–19
5.23 Power Management Capabilities Register . . . . . . . . . . . . . . . . . . . . . . 5–19
5.24 Power Management Control/Status Register . . . . . . . . . . . . . . . . . . . . 5–20
5.25 PMCSR Bridge Support Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–21
5.26 Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–21
5.27 HS Capability ID Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–22
5.28 HS Next Item Pointer Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–22
5.29 Hot Swap Control Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–23
Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6–1
6
6.1
6.2
6.3
6.4
6.5
Absolute Maximum Ratings Over Operating Temperature Ranges . 6–1
Recommended Operating Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . 6–2
Recommended Operating Conditions for PCI Interface . . . . . . . . . . . 6–2
Electrical Characteristics Over Recommended Operating Conditions 6–3
PCI Clock/Reset Timing Requirements Over Recommended Ranges
of Supply Voltage and Operating Free-Air Temperature . . . . . . . . . . . 6–4
6.6
PCI Timing Requirements Over Recommended Ranges of Supply
Voltage and Operating Free-Air Temperature . . . . . . . . . . . . . . . . . . . . 6–5
6.7
6.8
Parameter Measurement Information . . . . . . . . . . . . . . . . . . . . . . . . . . 6–6
PCI Bus Parameter Measurement Information . . . . . . . . . . . . . . . . . . . 6–7
7
Mechanical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7–1
v