欢迎访问ic37.com |
会员登录 免费注册
发布采购

STM32F103RET6 参数 Datasheet PDF下载

STM32F103RET6图片预览
型号: STM32F103RET6
PDF下载: 下载PDF文件 查看货源
内容描述: 闪存256到512千字节 [256 to 512 Kbytes of Flash memory]
分类和应用: 闪存微控制器和处理器外围集成电路PC时钟
文件页数/大小: 130 页 / 1933 K
品牌: STMICROELECTRONICS [ ST ]
 浏览型号STM32F103RET6的Datasheet PDF文件第4页浏览型号STM32F103RET6的Datasheet PDF文件第5页浏览型号STM32F103RET6的Datasheet PDF文件第6页浏览型号STM32F103RET6的Datasheet PDF文件第7页浏览型号STM32F103RET6的Datasheet PDF文件第9页浏览型号STM32F103RET6的Datasheet PDF文件第10页浏览型号STM32F103RET6的Datasheet PDF文件第11页浏览型号STM32F103RET6的Datasheet PDF文件第12页  
List of figures  
STM32F103xC, STM32F103xD, STM32F103xE  
Figure 39. NAND controller waveforms for write access . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81  
Figure 40. NAND controller waveforms for common memory read access . . . . . . . . . . . . . . . . . . . . . 81  
Figure 41. NAND controller waveforms for common memory write access. . . . . . . . . . . . . . . . . . . . . 82  
Figure 42. Standard I/O input characteristics - CMOS port . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87  
Figure 43. Standard I/O input characteristics - TTL port . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87  
Figure 44. 5 V tolerant I/O input characteristics - CMOS port . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88  
Figure 45. 5 V tolerant I/O input characteristics - TTL port . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88  
Figure 46. I/O AC characteristics definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91  
Figure 47. Recommended NRST pin protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91  
2
Figure 48. I C bus AC waveforms and measurement circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94  
Figure 49. SPI timing diagram - slave mode and CPHA = 0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96  
(1)  
Figure 50. SPI timing diagram - slave mode and CPHA = 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96  
(1)  
Figure 51. SPI timing diagram - master mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 97  
2
(1)  
Figure 52. I S slave timing diagram (Philips protocol) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99  
2
(1)  
Figure 53. I S master timing diagram (Philips protocol) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99  
Figure 54. SDIO high-speed mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100  
Figure 55. SD default mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100  
Figure 56. USB timings: definition of data signal rise and fall time . . . . . . . . . . . . . . . . . . . . . . . . . . 102  
Figure 57. ADC accuracy characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105  
Figure 58. Typical connection diagram using the ADC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106  
Figure 59. Power supply and reference decoupling (V  
Figure 60. Power supply and reference decoupling (V  
not connected to V  
). . . . . . . . . . . . . 106  
). . . . . . . . . . . . . . . . 107  
REF+  
DDA  
connected to V  
REF+  
DDA  
Figure 61. 12-bit buffered /non-buffered DAC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109  
Figure 62. BGA pad footprint . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112  
Figure 63. LFBGA144 – 144-ball low profile fine pitch ball grid array, 10 x 10 mm,  
0.8 mm pitch, package outline . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113  
Figure 64. LFBGA100 - 10 x 10 mm low profile fine pitch ball grid array package  
outline . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114  
Figure 65. WLCSP, 64-ball 4.466 × 4.395 mm, 0.500 mm pitch, wafer-level chip-scale  
package outline. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115  
Figure 66. BGA pad footprint . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116  
Figure 67. LQFP144, 20 x 20 mm, 144-pin low-profile quad  
flat package outline. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117  
(1)  
Figure 68. Recommended footprint . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117  
Figure 69. LQFP100, 14 x 14 mm 100-pin low-profile quad flat package outline . . . . . . . . . . . . . . . 118  
(1)  
Figure 70. Recommended footprint . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118  
Figure 71. LQFP64 – 10 x 10 mm 64 pin low-profile quad flat package outline . . . . . . . . . . . . . . . . 119  
(1)  
Figure 72. Recommended footprint . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119  
Figure 73. LQFP100 P max vs. T . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122  
D
A
8/130  
Doc ID 14611 Rev 8  
 复制成功!