欢迎访问ic37.com |
会员登录 免费注册
发布采购

M378T2953BG(Z)3-CD5/CC 参数 Datasheet PDF下载

M378T2953BG(Z)3-CD5/CC图片预览
型号: M378T2953BG(Z)3-CD5/CC
PDF下载: 下载PDF文件 查看货源
内容描述: 基于512Mb的240PIN无缓冲模块B -模具64 /72-位非ECC / ECC [240pin Unbuffered Module based on 512Mb B-die 64/72-bit Non-ECC/ECC]
分类和应用:
文件页数/大小: 22 页 / 467 K
品牌: SAMSUNG [ SAMSUNG ]
 浏览型号M378T2953BG(Z)3-CD5/CC的Datasheet PDF文件第6页浏览型号M378T2953BG(Z)3-CD5/CC的Datasheet PDF文件第7页浏览型号M378T2953BG(Z)3-CD5/CC的Datasheet PDF文件第8页浏览型号M378T2953BG(Z)3-CD5/CC的Datasheet PDF文件第9页浏览型号M378T2953BG(Z)3-CD5/CC的Datasheet PDF文件第11页浏览型号M378T2953BG(Z)3-CD5/CC的Datasheet PDF文件第12页浏览型号M378T2953BG(Z)3-CD5/CC的Datasheet PDF文件第13页浏览型号M378T2953BG(Z)3-CD5/CC的Datasheet PDF文件第14页  
256MB, 512MB, 1GB Unbuffered DIMMs  
DDR2 SDRAM  
Functional Block Diagram: 256MB, 32Mx64 Module(Populated as 1 rank of x16 DDR2 SDRAMs)  
M378T3354BG(Z)3 / M378T3354BG(Z)0  
S0  
CS  
CS  
DQS1  
DQS1  
DM1  
DQS5  
DQS5  
DM5  
LDQS  
LDOS  
LDM  
LDQS  
LDOS  
LDM  
DQ8  
DQ40  
DQ41  
DQ42  
DQ43  
DQ44  
DQ45  
DQ46  
DQ47  
I/O 0  
I/O 1  
I/O 2  
I/O 3  
I/O 4  
I/O 5  
I/O 6  
I/O 7  
I/O 0  
I/O 1  
I/O 2  
I/O 3  
I/O 4  
I/O 5  
I/O 6  
I/O 7  
DQ9  
D0  
D2  
DQ10  
DQ11  
DQ12  
DQ13  
DQ14  
DQ15  
DQS0  
DQS0  
DM0  
DQS4  
DQS4  
DM4  
UDQS  
UDOS  
UDM  
UDQS  
UDOS  
UDM  
DQ0  
DQ1  
DQ2  
DQ3  
DQ4  
DQ5  
DQ6  
DQ7  
DQ32  
DQ33  
DQ34  
DQ35  
DQ36  
DQ37  
DQ38  
DQ39  
I/O 8  
I/O 8  
I/O 9  
I/O 9  
I/O 10  
I/O 11  
I/O 12  
I/O 13  
I/O 14  
I/O 15  
I/O 10  
I/O 11  
I/O 12  
I/O 13  
I/O 14  
I/O 15  
CS  
CS  
DQS3  
DQS3  
DM3  
DQS7  
DQS7  
DM7  
LDQS  
LDOS  
LDM  
LDQS  
LDOS  
LDM  
DQ24  
DQ25  
DQ26  
DQ27  
DQ28  
DQ29  
DQ30  
DQ31  
DQ56  
DQ57  
DQ58  
DQ59  
DQ60  
DQ61  
DQ62  
DQ63  
I/O 0  
I/O 1  
I/O 2  
I/O 3  
I/O 4  
I/O 5  
I/O 6  
I/O 7  
I/O 0  
I/O 1  
I/O 2  
I/O 3  
I/O 4  
I/O 5  
I/O 6  
I/O 7  
D1  
D3  
DQS2  
DQS2  
DM2  
DQS6  
DQS6  
DM6  
UDQS  
UDOS  
UDM  
UDQS  
UDOS  
UDM  
DQ16  
DQ17  
DQ18  
DQ19  
DQ20  
DQ21  
DQ22  
DQ23  
DQ48  
DQ49  
DQ50  
DQ51  
DQ52  
DQ53  
DQ54  
DQ55  
I/O 8  
I/O 8  
I/O 9  
I/O 9  
I/O 10  
I/O 11  
I/O 12  
I/O 13  
I/O 14  
I/O 15  
I/O 10  
I/O 11  
I/O 12  
I/O 13  
I/O 14  
I/O 15  
* Clock Wiring  
V
Serial PD  
DDSPD  
Clock Input  
DDR2 SDRAMs  
V
/V  
D0 - D3  
D0 - D3  
D0 - D3  
DD DDQ  
Serial PD  
*CK0/CK0  
*CK1/CK1  
*CK2/CK2  
NC  
SCL  
WP  
VREF  
2 DDR2 SDRAMs  
2 DDR2 SDRAMs  
SDA  
V
A0  
A1  
A2  
SS  
*Wire per Clock Loading  
Table/Wiring Diagrams  
SA0 SA1  
SA2  
BA0 - BA1  
A0 - A12  
CKE0  
BA0-BA1 : DDR2 SDRAMs D0 - D3  
A0-A12 : DDR2 SDRAMs D0 - D3  
CKE : DDR2 SDRAMs D0 - D3  
RAS : DDR2 SDRAMs D0 - D3  
CAS : DDR2 SDRAMs D0 - D3  
Notes :  
RAS  
CAS  
1. DQ,DM, DQS/DQS resistors : 22 Ohms ± 5%.  
4. BAx, Ax, RAS, CAS, WE resistors : 10 Ohms ± 5%.  
WE  
ODT0  
WE : DDR2 SDRAMs D0 - D3  
ODT : DDR2 SDRAMs D0 - D3  
Rev. 1.5 Aug. 2005  
 复制成功!