欢迎访问ic37.com |
会员登录 免费注册
发布采购

PE33241 参数 Datasheet PDF下载

PE33241图片预览
型号: PE33241
PDF下载: 下载PDF文件 查看货源
内容描述: 的UltraCMOS整数N分频PLL频率合成器的低相位噪声应用 [UltraCMOS Integer-N PLL Frequency Synthesizer for Low Phase Noise Applications]
分类和应用:
文件页数/大小: 13 页 / 466 K
品牌: PSEMI [ Peregrine Semiconductor ]
 浏览型号PE33241的Datasheet PDF文件第1页浏览型号PE33241的Datasheet PDF文件第2页浏览型号PE33241的Datasheet PDF文件第3页浏览型号PE33241的Datasheet PDF文件第4页浏览型号PE33241的Datasheet PDF文件第6页浏览型号PE33241的Datasheet PDF文件第7页浏览型号PE33241的Datasheet PDF文件第8页浏览型号PE33241的Datasheet PDF文件第9页  
PE33241
初步speci fi cation
表6. AC特性:
V
DD
= 2.65到2.95V , -40°C <牛逼
A
< 85 ℃,除非另有说明
符号
参数
条件
典型
最大
单位
控制接口和锁存器(见
图4 ,5,6 )
f
CLK
t
CLKH
t
CLKL
t
DSU
串行数据时钟频率
1
串行时钟高电平时间
串行时钟低电平时间
SDATA设定时间后SCLK上升沿,D [ 7:0]
建立时间为M1_WR , M2_WR , A_WR , E_WR
上升沿
SDATA后SCLK上升沿保持时间, D [ 7 : 0 ]持有
时间M1_WR , M2_WR , A_WR , E_WR
上升沿
S_WR , M1_WR , M2_WR , A_WR , E_WR
脉冲宽度
SCLK上升沿到S_WR上升沿。
S_WR , M1_WR , M2_WR , A_WR下降
边Hop_WR上升沿
SCLK下降沿到E_WR转型
S_WR下降沿到SCLK上升沿。
Hop_WR下降沿到S_WR , M1_WR , M2_WR ,
A_WR上升沿
E_WR过渡到SCLK上升沿
MSEL数据输出延时F以后,
in
上升沿
C
L
= 12 pF的
30
30
10
10
兆赫
ns
ns
ns
t
DHLD
t
PW
10
ns
30
ns
t
无缝线路
t
CE
t
WRC
t
EC
t
MDO
30
30
30
30
8
ns
ns
ns
ns
ns
主分频器10/11 (包括预分频器)
4
P
输入电平范围
外部交流耦合
800兆赫
频率< 1200兆赫
1200兆赫
频率
5 GHz的
0
-3
5
5
5
DBM
DBM
主分频器5/6 (包括预分频器)
4
P
输入电平范围
外部交流耦合
800兆赫
频率< 1200兆赫
1200兆赫
频率
4 GHz的
0
-3
5
5
5
DBM
DBM
主分频器(预分频器绕过)
4
F
in
P
参考分频器
f
r
P
fr
相位检测器
f
c
比较频率
3
100
兆赫
工作频率
3
参考输入功率
2
单端输入
-5
6
100
7
兆赫
DBM
工作频率
2
输入电平范围
外部交流耦合
50
-5
5
800
5
兆赫
DBM
文件编号DOC- 15014-3
www.psemi.com
©2010-2013 Peregrine半导体公司保留所有权利。
第13个5