表6-4. PTASE 寄存器域描述
域
描述
A 口输出输出斜率使能位——每个控制位决定相应的PTA 引脚是否允许输出输出斜率控制。当A 口设置为输入
时,这些位不起作用。
7,2:0
PTASEn
0 A 口n 位禁止输出输出斜率控制。
1 A 口n 位允许输出输出斜率控制。
7
6
5
4
3
2
1
0
读
写
PTADS7
R
R
R
R
PTADS2
PTADS1
PTADS0
0
0
0
0
0
0
0
0
复位
1
3-6 位是保留位,必须被写为0。
表6-5. A 口输出驱动强度寄存器(PTADS)
表6-6. PTADS 寄存器域描述
描述
域
A 口输出驱动强度选择位——每个控制位决定相应的PTA 引脚选择低还是高输出驱动。
0 A 口n 位低输出驱动。
1 A 口n 位高输出驱动。
7,2:0
PTADSn
6.7.3
B 口I/O 寄存器(PTBD 和PTBDD)
B 口并行I/O 功能被下列寄存器控制:
7
6
5
4
3
2
1
0
读
写
R
R
R
R
PTBD3
PTBD2
PTBD1
PTBD0
0
0
0
0
0
0
0
0
复位
1
4-7 位是保留位,必须被写为0。
图 6-13. B 口数据寄存器(PTBD)
表6-7. PTBD 寄存器域描述
描述
域
B 口数据寄存器位——B 口引脚位输入时,读操作引脚的逻辑电平。B 口为输出时,读操作返回最后写入这个
寄存器的值。
写被锁存在寄存器的所有位。B 口引脚为输出时,逻辑电平有相应的MCU 引脚驱动。
复位强制PTBD 为全0,但这些0 不是相应引脚驱动的,因为复位设置所有的端口引脚为禁止上拉电阻的高
阻抗输入。
3:0
PTBDn
MC9S08AC16 系列微控制器数据手册, 第6 版
#
飞思卡尔半导体公司