Running H/F 2
7
PTADD7
0
6
R
0
5
R
0
4
R
0
3
R
0
2
PTADD2
0
1
PTADD1
0
0
PTADD0
0
读
写
复位
1
3-6 位是保留位,必须被写为0。
图 6-10. A 口数据方向寄存器(PTADD)
表6-2. PTADD 寄存器域描述
描述
域
A 口数据方向寄存器位——这些可读写位控制A 口引脚的方向和PTAD 读操作时所读的内容。
0 输入(输出禁止)而且读返回引脚值。
1 A 口n 位输出使能而且PTAD 读返回PTADn 的内容。
7,2:0
PTADDn
6.7.2
A 口引脚控制寄存器(PTAPE、PTASE、PTADS)
除了I/0 控制,A 口引脚被下列寄存器控制:
7
6
5
4
3
2
1
0
读
写
PTAPE7
R
R
R
R
PTAPE2
PTAPE1
PTAPE0
0
0
0
0
0
0
0
0
复位
1
3-6 位是保留位,必须被写为0。
图 6-11. A 口内部上拉电阻使能(PTAPE)
表6-3. PTAPE 寄存器域描述
描述
域
A 口内部上拉电阻使能位——每个控制位决定相应的PTA 引脚是否允许内部上拉电阻。当A 口设置为输出时,这
些位不起作用而且内部上拉电阻被禁止。
7,2:0
PTAPEn
0 A 口n 位禁止内部上拉电阻。
1 A 口n 位允许内部上拉电阻。
7
6
5
4
3
2
1
0
读
写
PTASE7
R
R
R
R
PTASE2
PTASE1
PTASE0
0
0
0
0
0
0
0
0
复位
1
3-6 位是保留位,必须被写为0。
图 6-12. A 口输出斜率控制使能寄存器(PTASE)
MC9S08AC16 系列微控制器数据手册, 第6 版
飞思卡尔半导体公司
#