欢迎访问ic37.com |
会员登录 免费注册
发布采购

M25P10-AVMB6TP/Y 参数 Datasheet PDF下载

M25P10-AVMB6TP/Y图片预览
型号: M25P10-AVMB6TP/Y
PDF下载: 下载PDF文件 查看货源
内容描述: 1兆位,串行闪存, 50MHz的SPI总线接口 [1 Mbit, serial Flash memory, 50 MHz SPI bus interface]
分类和应用: 闪存存储内存集成电路时钟
文件页数/大小: 51 页 / 989 K
品牌: NUMONYX [ NUMONYX B.V ]
 浏览型号M25P10-AVMB6TP/Y的Datasheet PDF文件第11页浏览型号M25P10-AVMB6TP/Y的Datasheet PDF文件第12页浏览型号M25P10-AVMB6TP/Y的Datasheet PDF文件第13页浏览型号M25P10-AVMB6TP/Y的Datasheet PDF文件第14页浏览型号M25P10-AVMB6TP/Y的Datasheet PDF文件第16页浏览型号M25P10-AVMB6TP/Y的Datasheet PDF文件第17页浏览型号M25P10-AVMB6TP/Y的Datasheet PDF文件第18页浏览型号M25P10-AVMB6TP/Y的Datasheet PDF文件第19页  
M25P10-A  
Memory organization  
5
Memory organization  
The memory is organized as:  
131,072 bytes (8 bits each)  
4 sectors (256 Kbits, 32768 bytes each)  
512 pages (256 bytes each).  
Each page can be individually programmed (bits are programmed from 1 to 0). The device is  
sector or bulk erasable (bits are erased from 0 to 1) but not page erasable.  
Table 3.  
Memory organization  
Sector  
Address range  
3
2
1
0
18000h  
10000h  
08000h  
00000h  
1FFFFh  
17FFFh  
0FFFFh  
07FFFh  
Figure 6.  
Block diagram  
HOLD  
W
High Voltage  
Generator  
Control Logic  
S
C
D
Q
I/O Shift Register  
Address Register  
and Counter  
Status  
Register  
256 byte  
Data Buffer  
1FFFFh  
18000h  
10000h  
08000h  
00000h  
000FFh  
256 bytes (page size)  
X Decoder  
15/51  
 复制成功!