欢迎访问ic37.com |
会员登录 免费注册
发布采购

MT9160AS 参数 Datasheet PDF下载

MT9160AS图片预览
型号: MT9160AS
PDF下载: 下载PDF文件 查看货源
内容描述: ISO2 - CMOS 5伏多功能的编解码器( MFC) [ISO2-CMOS 5 Volt Multi-Featured Codec (MFC)]
分类和应用: 解码器编解码器电信集成电路光电二极管PC
文件页数/大小: 28 页 / 405 K
品牌: MITEL [ MITEL NETWORKS CORPORATION ]
 浏览型号MT9160AS的Datasheet PDF文件第2页浏览型号MT9160AS的Datasheet PDF文件第3页浏览型号MT9160AS的Datasheet PDF文件第4页浏览型号MT9160AS的Datasheet PDF文件第5页浏览型号MT9160AS的Datasheet PDF文件第7页浏览型号MT9160AS的Datasheet PDF文件第8页浏览型号MT9160AS的Datasheet PDF文件第9页浏览型号MT9160AS的Datasheet PDF文件第10页  
MT9160
微创
串行微创,采用Intel MCS- 51兼容
(模式0) ,摩托罗拉(SPI CPOL = 0 , CPHA = 0)和
美国国家半导体公司的Microwire特定网络阳离子
可以访问所有MT9160内部读写
写寄存器。该微创由一个发送/
接收数据引脚( DATA1 ) ,接收数据引脚
( DATA2 ) ,一个芯片选择引脚(CS )和一个同步
数据时钟引脚( SCLK) 。对于D信道争
控制,在ST -BUS模式下,该接口提供了一个
漏极开路中断输出( IRQ ) 。
该微创动态检测的状态
串行时钟(SCLK)的每个时间片选变
活跃的。该设备自动调整其
内部时序和引脚CON组fi guration符合
Intel或Motorola /国家的要求。如果SCLK为
在芯片选择激活,然后英特尔模式0高
假设时机。在DATA1销被定义为一个
双向(发送/接收),串行端口和
DATA2内部断开。如果SCLK为低电平
在芯片选择激活,然后摩托罗拉/国家
假设时机。摩托罗拉处理器模式
CPOL = 0 , CPHA = 0必须被使用。 DATA1是去定义网络
作为数据传输引脚,而DATA2成为
数据接收引脚。虽然双端口摩托罗拉
控制器配置通常支持全双工
通信,只能是半双工通信
可能在MT9160 。微必须抛弃
它钟表在一次有效的写非有效数据
传送到MT9160 。在有效的读取传输
从MT9160的数据同时输出由
微由MT9160忽略。
通过微创的所有数据传输两个字节
转让要求命令的发送/
地址字节之后的数据字节写入或
从寻址寄存器中读出。 CS必须保持
断言这两个字节的传输的持续时间。如
在图5和6的CS的下降沿所示
指示一个微创转移是MT9160
即将开始。 SCLK的后的第8个时钟周期
CS的下降沿总是用来接收
命令/地址字节,从微控制器。
命令/地址字节中包含的信息
详细描述的第二个字节传送是否将是一个
读或写操作和在什么地址。该
接下来的8个时钟周期用于传送的数据的字节
该MT9160与单片机之间。在
两字节传输的CS端再次拉高
终止会话。 CS的上升沿将
三态DATA1的输出驱动器,其将保持
三态,只要CS为高电平。
英特尔处理器采用最显着的一点科幻RST
传输而摩托罗拉/全国处理器
采用最显著位首先传输。该
MT9160微创自动适应
7-82
初步信息
这两项计划的正常数据字节。不过,
保证
的R / W和地址解码
信息时,命令/地址字节被定义
对于不同的操作英特尔相比它是摩托罗拉/
国家运作。指的是相对的定时
图5和图6的图。
接收数据进行采样,在SCLK的上升沿
而发送的数据是可用的并发用
SCLK的下降沿。
灵活的数字接口
串行链路需要传输的数据
MT9160和外部数字传输设备。
的MT9160利用ST-总线体系结构
敏迪半导体定义,但也支持
在许多标准发现选通数据接口
编解码器设备。此接口通常被称为
为同步串行接口( SSI ) 。该
ST- BUS和SSI的组合提供了灵活的
数字接口(FDI ),可以支持所有敏迪
基本速率发送装置,以及许多
其他2B + D收发器。
操作所需要的模式,通过所选择的
CSL2-0控制位(控制寄存器2 ,地址
04H ) 。引脚定义改变依赖于
操作模式中选择,如在所描述的
在Pin以下小节以及
说明表。
安静的代码
外商直接投资可以使安静的代码发送到
解码器通过设置RxMute接收滤波器路径
有点高。同样,外国直接投资将发送安静的代码中
发送通道,当TxMute位为高。两者
这些控制位位于控制寄存器1日
地址03H 。当这些位是低的
各个路径正常工作。该-Zero入口
表1是用于安静的代码去连接nition 。
ST- BUS模式
该ST-总线是由输出( DSTO )和输入
( DSTI )串行数据流,在外国直接投资,这些被命名为
的Dout和Din的分别,同步时钟输入
信号CLOCKin ( C4I ) ,和一个成帧脉冲输入
( F0i ) 。这些信号直接连接到
敏迪基本速率设备的相应引脚。该
CSL2 , CSL1和CSL0位被设置为1, ST-总线
操作。