欢迎访问ic37.com |
会员登录 免费注册
发布采购

ICS1524M 参数 Datasheet PDF下载

ICS1524M图片预览
型号: ICS1524M
PDF下载: 下载PDF文件 查看货源
内容描述: 双路输出相位控制SSTL - 3 / PECL时钟发生器 [Dual Output Phase Controlled SSTL-3/PECL Clock Generator]
分类和应用: 晶体时钟发生器外围集成电路光电二极管
文件页数/大小: 24 页 / 395 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号ICS1524M的Datasheet PDF文件第4页浏览型号ICS1524M的Datasheet PDF文件第5页浏览型号ICS1524M的Datasheet PDF文件第6页浏览型号ICS1524M的Datasheet PDF文件第7页浏览型号ICS1524M的Datasheet PDF文件第9页浏览型号ICS1524M的Datasheet PDF文件第10页浏览型号ICS1524M的Datasheet PDF文件第11页浏览型号ICS1524M的Datasheet PDF文件第12页  
ICS1524
名称:
注册:
指数:
反馈分频器0注册/反馈分频器寄存器1
2h, 3h
读/写*
位名称
FBD 0-7
FBD 8 -11
版权所有
指数
2
3
3
位#
0 -7
0 -3
4 -7
复位值
FF
描述
PLL反馈分频器的LSB (0 -7) 。 *当位0 = 0 ,则总
每行时钟的数目是偶数。当位0 = 1 ,那么总
时钟的个数为奇数。
PLL反馈分频器最高位( 8 -11 ) *
F
版权所有
被编程到这两个寄存器的值,加上8的值,定义了时钟周期的总数目,该ICS
1524 HSYNCs之间产生。程序,这些寄存器以每行减去8水平时钟的总数。
第3条
2 1
第2条
4 3
3
0
7
6
5
2
1
0
反馈分频器模
=
12
反馈分频器模
4103
+8
*
双缓冲寄存器。实际工作寄存器中的软件复位PLL加载。
见寄存器8H了解详细信息。
名称:
注册:
指数:
DPA偏移寄存器
4h
READ / WRITE
位名称
DPA_OS0-5
版权所有
Fil_Sel
位#复位值
0-5
6
7
0
0
0
描述
动态相位调整补偿
版权所有
环路滤波器选择
0-5
名字
DPA_OS0-5
描述
动态相位调整补偿。
选择时钟沿在不连续的步骤从零到一个时钟周期减去一个步骤偏移。
分辨率选择由DPA_Res0-1 (每个时钟周期的延迟元件的数目) (注册5: 0-1) 。
注意:偏移量等于或大于一时钟周期中不建议也不支持。
例如:对于DPA_Res0-1 = 01H时,时钟可以从0到31的步骤推迟。
选择外部环路滤波器(0)或内部环路滤波器(1) 。
使用外部环路滤波器的强烈建议所有的设计。典型的环路滤波器
值为6.8K欧姆的串联电阻, 3300 pF的射频式电容器的串联电容器,
和33 pF的对并联电容器。
7
Fil_Sel
ICS1524 C版本2003年1月31日
8