欢迎访问ic37.com |
会员登录 免费注册
发布采购

ICS1522 参数 Datasheet PDF下载

ICS1522图片预览
型号: ICS1522
PDF下载: 下载PDF文件 查看货源
内容描述: 用户可编程的视频时钟发生器/行同步时钟再生 [User-Programmable Video Clock Generator/ Line-Locked Clock Regenerator]
分类和应用: 时钟发生器
文件页数/大小: 13 页 / 366 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号ICS1522的Datasheet PDF文件第1页浏览型号ICS1522的Datasheet PDF文件第3页浏览型号ICS1522的Datasheet PDF文件第4页浏览型号ICS1522的Datasheet PDF文件第5页浏览型号ICS1522的Datasheet PDF文件第6页浏览型号ICS1522的Datasheet PDF文件第7页浏览型号ICS1522的Datasheet PDF文件第8页浏览型号ICS1522的Datasheet PDF文件第9页  
ICS1522
概观
ICS1522
非常适合于提供所述图形
通过高性能视频系统所需的时钟信号
数模转换器。完全可编程的反馈和参考分频器
能力允许几乎要生成任意频率,
不只是简单的基准频率的整数倍。该
ICS1522
采用最新一代的频率合成技术
由ICS的开发的技术,是完全适合
为要求最苛刻的视频应用。
输出后分频器
可编程后分频器可之间的插入
VCO和CLK +和CLK-的输出
ICS1522.
是在产生的较低的频率是有用的,因为VCO的
已优化高频操作。
后分频器允许分割VCO的选择
频率由1,2 ,4或8 。
PLL频率合成器
比例模式
描述
-
加载时钟分频器
ICS1522
有一个附加的可编程分频器
(所指的框图作为负载计数器),该
用于生成在LOAD时钟频率为
视频DAC 。这个除法器的模量可被设置为3,4,
5,第6 ,第8,或10根据寄存器控制。这种设计
分频器允许输出占空比为50/50 ,甚至
当奇模被选中。输入频率到这
分频器的输出后分频器的输出描述
以上。
ICS1522
它的产生采用相位的输出频率
锁相环技术。所述锁相环(或PLL )是
一个闭环反馈系统,该系统驱动输出
频率可以按比例相关的参考
频率亲单元提供的PLL (见框图) 。该
基准频率由一个片上晶振产生
振荡器或参考频率可被施加到
ICS1522
从外部频率源,典型地
从另一个DIS-播放系统水平同步。
在该框图中所示的相位频率检测器
驱动电压控制振荡器,或VCO ,一
频率,这将导致两个输入到相位
要匹配的频率和相位频率检测器。
出现这种情况时:
F( VCO ) = F ( XTAL1 ) 。反馈分频器
参考分频器
这种表达是准确的;即,输出的精度
频率完全取决于基准频率
提供给部分(假设正确编程
分隔) 。
VCO增益是可编程的,其允许在
ICS1522
为了获得最佳性能,在所有的操作进行优化频
quencies 。
反馈分压器进行编程的任何模
从64到2048中的步骤之一的后跟一个1分频,
2 , 4或8的反馈后分频器。
参考分频器可被编程为任何模
从1到1024的步骤之一。
数字输入 - ICS1522
的编程
ICS1522
是通过串行执行
使用
SDATA , SCLK ,
器SELn
销装入7,11
位的内部存储器位置。
单位变化,通过解决实现
Appro公司- priate内存位置和写作只有11位
数据,而不是通过编写所有的77位数据。
供的适当编程
ICS1522,
重要的是
说的所有过渡
器SELn
在相同的输入发生
状态
SCLK
输入。
SDATA被转移到一个15位串行寄存器的上升
边缘
SCLK
器SELn
是低的。加载的第一个位为R /
Wn的后跟一个3位地址和11位数据(包括
解决&数据LSB在前) 。时的上升沿
SCLK
而发生
器SELn
是高( SDATA忽略),其内容
串行寄存器的装入处理11位
内存的位置,如果R / Wn的低。若R / WN是在高
上述条件下,从被寻址的存储器中的数据
位置被加载到串行移位寄存器和
SDATA
被设置为输出。 3位地址和11位数据将
串行移出的
ICS1522
SDATA
引脚
的上升沿
SCLK
器SELn
低(见时机
图)。
上一个额外的控制引脚
ICS1522 , PDEN
可以
用于禁用在所述相位频率检测器行锁定
APPLICA ,系统蒸发散。禁用时,相位检测器将忽略
任何输入,并允许VCO到西海岸。这个功能是
有效使用复合同步系统。
2