IBM043611QLAB
IBM041811QLAB
32K X 36 & 64K X 18 SRAM
Preliminary
Boundary Scan Order (X36)
(PH =Place Holder)
Exit Order
Signal
Bump #
Exit Order
Signal
Bump #
Exit Order
Signal
Bump #
1
2
M2
SA0
SA12
SA10
SA11
ZZ
5R
4P
4T
6R
5T
7T
6P
7P
6N
7N
6M
6L
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
DQ15
DQ16
DQ11
DQ12
DQ17
SA3
6F
7E
6E
7D
6D
6A
6C
5C
5A
6B
5B
3B
2B
3A
3C
2C
2A
2D
1D
2E
1E
2F
2G
1G
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
DQ22
DQ26
SBWc
ZQ
2H
1H
3G
4D
4E
4G
4H
4M
3L
3
4
5
SS
6
PH*
7
DQ0
DQ5
DQ6
DQ1
DQ2
DQ7
DQ3
DQ4
DQ8
SBWa
K
SA2
PH**
SW
8
SA5
9
SA4
SBWd
DQ27
DQ31
DQ32
DQ28
DQ33
DQ34
DQ29
DQ30
DQ35
SA13
SA14
SA1
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
PH*
1K
2K
1L
PH*
PH*
7L
PH*
2L
6K
7K
5L
SA7
2M
1N
2N
1P
2P
3T
2R
4N
3R
SA6
SA9
4L
SA8
K
4K
4F
5G
7H
6H
7G
6G
DQ18
DQ23
DQ24
DQ19
DQ20
DQ25
DQ21
G
SBWb
DQ9
DQ13
DQ14
DQ10
M1
1. * Input of PH register connected to VSS.
2. ** Input of PH register connected to VDD.
©IBM Corporation, 1996. All rights reserved.
Use is further subject to the provisions at the end of this document.
03H9040
SA14-4659-04
Revised 7/96
Page 16 of 21