欢迎访问ic37.com |
会员登录 免费注册
发布采购

EM68C08CWAE-3H 参数 Datasheet PDF下载

EM68C08CWAE-3H图片预览
型号: EM68C08CWAE-3H
PDF下载: 下载PDF文件 查看货源
内容描述: [128M x 8 bit DDRII Synchronous DRAM (SDRAM)]
分类和应用: 动态存储器双倍数据速率
文件页数/大小: 63 页 / 512 K
品牌: ETRON [ ETRON TECHNOLOGY, INC. ]
 浏览型号EM68C08CWAE-3H的Datasheet PDF文件第50页浏览型号EM68C08CWAE-3H的Datasheet PDF文件第51页浏览型号EM68C08CWAE-3H的Datasheet PDF文件第52页浏览型号EM68C08CWAE-3H的Datasheet PDF文件第53页浏览型号EM68C08CWAE-3H的Datasheet PDF文件第55页浏览型号EM68C08CWAE-3H的Datasheet PDF文件第56页浏览型号EM68C08CWAE-3H的Datasheet PDF文件第57页浏览型号EM68C08CWAE-3H的Datasheet PDF文件第58页  
EtronTech  
EM68C08CWAE  
Figure 41. Burst read operation with auto precharge:  
(RL=4, AL=1, CL=3, BL=4, tRTP>2 clocks)  
T0  
T1  
T2  
T3  
T4  
T5  
T6  
T7  
T8  
CK#  
CK  
Bank A  
Activate  
Post CAS#  
READ A  
NOP  
NOP  
NOP  
NOP  
NOP  
NOP  
NOP  
CMD  
>= AL+tRTP+tRP  
Autoprecharge  
DQS  
DQS#  
AL= 1  
CL= 3  
RL= 4  
DoutA0 DoutA1 DoutA2 DoutA3  
DQ's  
tRTP  
tRP  
First 4-bit prefetch  
Precharge begins here  
Figure 42. Burst read operation with auto precharge followed by activation to the same  
bank (tRC Limit): RL=5(AL=2, CL=3, internal tRCD=3, BL=4, tRTP2 clocks)  
T0  
T1  
T2  
T3  
T4  
T5  
T6  
T7  
T8  
CK#  
CK  
A10= 1  
Bank A  
Activate  
Post CAS#  
READ A  
NOP  
NOP  
NOP  
NOP  
NOP  
NOP  
NOP  
CMD  
>=tRAS(min)  
Auto Precharge Begins  
DQS  
DQS#  
AL= 2  
CL= 3  
RL= 5  
>=tRP  
DoutA0 DoutA1 DoutA2 DoutA3  
DQ's  
CL=3  
>= tRC  
Rev. 1.3  
54  
Oct. /2015  
 复制成功!