ESMT
PIN ARRANGEMENT
Top View
V
DD
DQ0
V
D
DQ
M12L128324A
Operation temperature condition -40
°
C~85
°
C
DQ1
DQ2
V
SSQ
DQ3
DQ4
V
D DQ
DQ5
DQ6
V
SSQ
DQ7
NC
V
DD
D Q M0
WE
C AS
R AS
CS
A 11
BA0
BA1
A1 0/AP
A0
A1
A2
D Q M2
V
D D
NC
D Q 16
V
S SQ
D Q 17
D Q 18
V
DDQ
D Q 19
D Q 20
V
S SQ
D Q 21
D Q 22
V
D DQ
D Q 23
V
DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
V
S
S
D Q 15
V
S SQ
D Q 14
D Q 13
V
D DQ
D Q 12
D Q 11
V
S SQ
D Q 10
DQ9
V
D DQ
DQ8
NC
V
S
S
DQM 1
NC
NC
C LK
C KE
A9
A8
A7
A6
A5
A4
A3
DQM 3
V
S
S
NC
DQ3 1
V
D DQ
DQ3 0
DQ2 9
V
S SQ
DQ2 8
DQ2 7
V
D DQ
DQ2 6
DQ2 5
V
S SQ
DQ2 4
V
S S
86Pi n T SO P( II)
( 4 0 0 m il x 8 7 5 m i l)
( 0 . 5 m m P in p i t c h )
90 Ball FBGA
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
2
3
4
5
6
7
8
9
DQ26 DQ24 VSS
DQ28 VDDQ VSSQ
VSSQ DQ27 DQ25
VSSQ DQ29 DQ30
VDDQ DQ31
VSS DQM3
A4
A7
CLK
DQM1
A5
A8
CKE
NC
NC
A3
A6
NC
A9
NC
VSS
VDD DQ23 DQ21
VDDQ VSSQ DQ19
DQ22 DQ20 VDDQ
DQ17 DQ18 VDDQ
NC
A2
A10
NC
BA0
CAS
VDD
DQ6
DQ1
DQ16 VSSQ
DQM2 VDD
A0
BA1
CS
WE
A1
A11
RAS
DQM0
VDDQ DQ8
DQ7 VSSQ
DQ5 VDDQ
DQ3 VDDQ
VSSQ DQ10 DQ9
VSSQ DQ12 DQ14
DQ11 VDDQ VSSQ
DQ13 DQ15 VSS
VDDQ VSSQ DQ4
VDD
DQ0
DQ2
Elite Semiconductor Memory Technology Inc.
Publication Date: Feb. 2006
Revision: 1.1
3/49