Revision 1.23 - Sept 26, 2006
Data Sheet
PowerPC 440SP Embedded Processor
Table 1. System Memory Address Map (Sheet 1 of 2)
Function
Sub Function
DDR SDRAM
Start Address
End Address
Size
4GB
0000 0000 0000 0000
0000 0001 0000 0000
0000 0001 0004 0000
0000 0001 0010 0000
0000 0001 0010 0100
0000 0001 0010 0200
0000 0001 0010 0300
0000 0001 0010 1000
0000 0001 0020 0000
0000 0001 0020 4000
0000 0001 F000 0000
0000 0001 F000 0200
0000 0001 F000 0208
0000 0001 F000 0300
0000 0001 F000 0308
0000 0001 F000 0400
0000 0001 F000 0420
0000 0001 F000 0500
0000 0001 F000 0520
0000 0001 F000 0600
0000 0001 F000 0608
0000 0001 F000 0700
0000 0001 F000 0780
0000 0001 F000 0800
0000 0001 F000 0900
0000 0001 F000 0A00
0000 0001 F000 0B40
0000 0001 F800 0000
0000 0001 FFC0 0000
0000 0001 FFE0 0000
0000 0002 0000 0000
0000 0008 0000 0000
0000 0000 FFFF FFFF
0000 0001 0003 FFFF
0000 0001 000F FFFF
0000 0001 0010 00FF
0000 0001 0010 01FF
0000 0001 0010 02FF
0000 0001 0010 0FFF
0000 0001 001F FFFF
0000 0001 0020 3FFF
0000 0001 EFFF FFFF
0000 0001 F000 01FF
0000 0001 F000 0207
0000 0001 F000 02FF
0000 0001 F000 0307
0000 0001 F000 03FF
0000 0001 F000 041F
0000 0001 F000 04FF
0000 0001 F000 051F
0000 0001 F000 05FF
0000 0001 F000 0607
0000 0001 F000 06FF
0000 0001 F000 077F
0000 0001 F000 07FF
0000 0001 F000 08FF
0000 0001 F000 09FF
0000 0001 F000 0B3F
0000 0001 F7FF FFFF
0000 0001 FFBF FFFF
0000 0001 FFDF FFFF
0000 0001 FFFF FFFF
0000 0007 FFFF FFFF
0000 0008 FFFF FFFF
Local Memory (LL)1
SRAM
256KB
Reserved
I2O Registers
DMA 0 Registers
DMA 1 Registers
I20/DMA Buffers
Reserved
256B
256B
256B
Internal PLB Interfaces (LL)
3.25KB
XOR/DMA2
Reserved
16KB
Reserved
UART0
8B
8B
Reserved
UART1
Reserved
IIC0
32B
32B
Reserved
IIC1
Reserved
Internal OPB Peripherals (LL)
UART2
8B
Reserved
248B
128B
GPIO Controller Registers
Reserved
Ethernet Controller Registers
Reserved
256B
320B
General Purpose Timers
Reserved
EBC Memory
Additional Boot ROM6
124MB
2MB
Boot ROM2, 3
2MB
Reserved
Local Memory Alias (HB)
Aliased DDR SDRAM
4GB
6
AMCC Proprietary