欢迎访问ic37.com |
会员登录 免费注册
发布采购

EP2S90F1020C4N 参数 Datasheet PDF下载

EP2S90F1020C4N图片预览
型号: EP2S90F1020C4N
PDF下载: 下载PDF文件 查看货源
内容描述: Stratix II系列提供了以下功能 [The Stratix II family offers the following features]
分类和应用: 现场可编程门阵列可编程逻辑LTE时钟
文件页数/大小: 238 页 / 2897 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号EP2S90F1020C4N的Datasheet PDF文件第158页浏览型号EP2S90F1020C4N的Datasheet PDF文件第159页浏览型号EP2S90F1020C4N的Datasheet PDF文件第160页浏览型号EP2S90F1020C4N的Datasheet PDF文件第161页浏览型号EP2S90F1020C4N的Datasheet PDF文件第163页浏览型号EP2S90F1020C4N的Datasheet PDF文件第164页浏览型号EP2S90F1020C4N的Datasheet PDF文件第165页浏览型号EP2S90F1020C4N的Datasheet PDF文件第166页  
Timing Model  
Figure 5–6. Measurement Setup for tzx  
t
, Tristate to Driving High  
ZX  
Disable Enable  
½ V  
CCINT  
OE  
Din  
OE  
Din  
Dout  
“1”  
1 MΩ  
t
Dout  
zh  
½ V  
CCIO  
t
, Tristate to Driving Low  
ZX  
Disable Enable  
½ V  
CCINT  
OE  
Din  
1 MΩ  
Dout  
OE  
Din  
“0”  
½ V  
t
CCIO  
zl  
Dout  
Table 5–35 specifies the input timing measurement setup.  
Table 5–35. Timing Measurement Methodology for Input Pins (Part 1 of 2)  
Notes (1)(4)  
Measurement Conditions  
I/O Standard  
Measurement Point  
VMEAS (V)  
VCCIO (V)  
VREF (V)  
Edge Rate (ns)  
LVTTL (5)  
3.135  
3.135  
2.375  
1.710  
1.425  
2.970  
2.970  
2.325  
2.325  
1.660  
1.660  
1.660  
3.135  
3.135  
2.375  
1.710  
1.425  
2.970  
2.970  
2.325  
2.325  
1.660  
1.660  
1.660  
1.5675  
1.5675  
1.1875  
0.855  
0.7125  
1.485  
1.485  
1.1625  
1.1625  
0.83  
LVCMOS (5)  
2.5 V (5)  
1.8 V (5)  
1.5 V (5)  
PCI (6)  
PCI-X (6)  
SSTL-2 Class I  
SSTL-2 Class II  
SSTL-18 Class I  
SSTL-18 Class II  
1.8-V HSTL Class I  
1.163  
1.163  
0.830  
0.830  
0.830  
0.83  
0.83  
5–26  
Altera Corporation  
May 2007  
Stratix II Device Handbook, Volume 1  
 复制成功!