欢迎访问ic37.com |
会员登录 免费注册
发布采购

EP1SGX40GF1020I6N 参数 Datasheet PDF下载

EP1SGX40GF1020I6N图片预览
型号: EP1SGX40GF1020I6N
PDF下载: 下载PDF文件 查看货源
内容描述: [Field Programmable Gate Array, 4697 CLBs, 41250-Cell, CMOS, PBGA1020, 33 X 33 MM, 1 MM PITCH, LEAD FREE, FBGA-1020]
分类和应用: 可编程逻辑
文件页数/大小: 279 页 / 3682 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号EP1SGX40GF1020I6N的Datasheet PDF文件第259页浏览型号EP1SGX40GF1020I6N的Datasheet PDF文件第260页浏览型号EP1SGX40GF1020I6N的Datasheet PDF文件第261页浏览型号EP1SGX40GF1020I6N的Datasheet PDF文件第262页浏览型号EP1SGX40GF1020I6N的Datasheet PDF文件第264页浏览型号EP1SGX40GF1020I6N的Datasheet PDF文件第265页浏览型号EP1SGX40GF1020I6N的Datasheet PDF文件第266页浏览型号EP1SGX40GF1020I6N的Datasheet PDF文件第267页  
DC & Switching Characteristics  
Table 6–87. High-Speed I/O Specifications (Part 3 of 4)  
Notes (1), (2)  
-6 Speed Grade  
-5 Speed Grade  
-7 Speed Grade  
Symbol  
Conditions  
Unit  
Min Typ Max Min Typ Max Min Typ Max  
DPA Lock Time Standard Train Trans  
ing ition  
Patt Den-  
ern sity  
SPI-4,  
CSIX  
0000 10%  
0000  
256  
256  
256  
(4)  
0011  
1111  
1111  
Rapid IO 0000 25%  
1111  
256  
256  
256  
256  
256  
256  
256  
256  
256  
256  
256  
256  
(4)  
(4)  
(4)  
(4)  
1001 50%  
0000  
Misc  
1010 100  
1010  
%
0101  
0101  
TCCS  
SW  
All  
200  
200  
300  
ps  
ps  
ps  
ps  
ps  
PCML (J = 4, 7, 8, 10)  
PCML (J = 2)  
750  
900  
750  
900  
800  
1,200  
1,700  
550  
PCML (J = 1)  
1,500  
500  
1,500  
500  
LVDS and LVPECL  
(J = 1)  
LVDS, LVPECL,  
HyperTransport  
technology (J = 2  
through 10)  
440  
440  
500  
ps  
Input jitter  
tolerance  
(peak-to-peak)  
All  
250  
250  
250  
ps  
ps  
Output jitter  
All  
160  
160  
200  
(peak-to-peak)  
Output tRISE  
LVDS  
80  
110 120  
80  
110 120  
80  
110 120  
ps  
ps  
HyperTransport  
technology  
110 170 200  
110 170 200  
120 170 200  
LVPECL  
PCML  
90  
80  
130 150  
110 135  
90  
80  
130 150  
110 135  
100 135 150  
ps  
ps  
80  
110 135  
Altera Corporation  
August 2005  
6–61  
Stratix GX Device Handbook, Volume 1  
 复制成功!