欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-BF532SBBC400 参数 Datasheet PDF下载

ADSP-BF532SBBC400图片预览
型号: ADSP-BF532SBBC400
PDF下载: 下载PDF文件 查看货源
内容描述: Blackfin嵌入式处理器 [Blackfin Embedded Processor]
分类和应用: 外围集成电路时钟
文件页数/大小: 64 页 / 2420 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第10页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第11页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第12页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第13页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第15页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第16页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第17页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第18页  
ADSP-BF531/ADSP-BF532/ADSP-BF533
如图
内核时钟( CCLK )和系统
外设时钟( SCLK )从输入的时钟信号
(CLKIN )信号。片上PLL能够乘上了
CLKIN信号由一个用户可编程的0.5到64乘法
化因子(由指定的最小和最大范围内
VCO频率) 。默认倍数为10 ,但它可以是
通过软件指令序列修饰。上的即时
频率的变化可以通过简单地写来实现
PLL_DIV注册。
“FINE”调整
REQUIRES PLL测序
“粗”调整
上任何─佛罗里达州ÿ
表7.核心时钟比率
例如频率比
(兆赫)
分频比
VCO / CCLK
VCO
CCLK
1:1
300
300
2:1
300
150
4:1
400
100
8:1
200
25
信号名称
CSEL1–0
00
01
10
11
引导模式。
在ADSP - BF531 / ADSP - BF532 / ADSP -BF533处理器具有
两种机制(在列
自动加载
复位后内部L1指令存储器。第三种模式是
提供从外部存储器来执行,绕过引导
序列。
表8.引导模式。
÷ 1, 2, 4, 8
CLKIN
PLL
0.5U到64U
CCLK
VCO
÷ 1〜15
SCLK
SCLK
d
CCLK
SCLK
d
133兆赫
图9.频率修改方法
所有片上外设的时钟由系统时钟( SCLK ) 。
系统时钟频率是可编程通过的装置
在PLL_DIV寄存器的SSEL3-0位。该值编程
SSEL的定义PLL输出之间的分频比
(VCO),和系统时钟。 SCLK分频值为1至
15.
显示了典型的系统时钟比率。
表6.示例系统时钟比率
例如频率比
(兆赫)
分频比
VCO / SCLK
VCO
SCLK
1:1
100
100
5:1
400
80
10:1
500
50
BMODE1-0说明
00
从16位外部存储器执行(绕道
引导ROM )
01
从8位或16位闪存启动
10
从主串行连接的SPI启动
11
从串行从EEPROM /闪存( 8,16或24启动
位地址范围,或者爱特梅尔AT45DB041 ,
AT45DB081 ,或AT45DB161serial闪光)
复位配置寄存器的BMODE引脚,采样
在上电复位或软件初始化复位, imple-
彪以下模式:
•从16位外部存储器执行 - 执行启动
从地址0x2000 0000与16位的包装。启动
ROM时,此模式跳过。所有配置设置
为最慢的设备( 3个周期的保持时间设置;
15个周期的R / W访问时间; 4个周期的建立) 。
•引导从8位或16位外部闪存 - 闪光灯
位于引导ROM内存空间启动程序设置
使用异步存储器Bank 0的所有配置设定
选项有用于最慢的设备( 3个周期的保持设定
时间; 15个周期的R / W访问时间; 4个周期的建立) 。
•从SPI串行EEPROM / FLASH启动( 8,16或24位
寻址,或爱特梅尔AT45DB041 , AT45DB081 ,或
AT45DB161 ) - 该SPI使用PF2输出引脚选择
单SPI EEPROM /闪存设备,提交读命令
和历届地址字节(0×00 ),直到一个有效的8位,16位或
24位可寻址的EEPROM /闪存设备被检测到,并
开始计时数据到处理器在开头
L1指令存储器。
•引导从串行SPI主 - Blackfin处理器能操作
在SPI从模式和阿泰被配置为接收的字节数
从SPI主机(主)代理的LDR文件。暂缓
从发送而引导ROM是主机装置
忙, Blackfin处理器发出一个GPIO引脚,称为主机
等待( HWAIT ) ,信号主机设备不发送任何
信号名称
SSEL3–0
0001
0101
1010
系统时钟的最大频率为f
SCLK
。该divi-
感器比必须被选择以限制系统时钟频率来
其最大的F
SCLK
。 SSEL的值可以改变来动态
美云没有任何PLL锁定延时通过写适当的
值到PLL除数寄存器( PLL_DIV ) 。当SSEL
值被改变,它会影响所有派生外设其
从SCLK信号的时钟信号。
内核时钟( CCLK )频率,也可以动态地
可通过PLL_DIV寄存器的CSEL1-0位装置改变。
支持的CCLK的分压比是1,2 ,4, 8 ,如图
这种可编程内核时钟功能是有用的
快核心频率修改。
牧师ħ
|页14 64 | 2011年1月