欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-BF531WBBZ-4A 参数 Datasheet PDF下载

ADSP-BF531WBBZ-4A图片预览
型号: ADSP-BF531WBBZ-4A
PDF下载: 下载PDF文件 查看货源
内容描述: Blackfin嵌入式处理器 [Blackfin Embedded Processor]
分类和应用:
文件页数/大小: 60 页 / 3025 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第9页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第10页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第11页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第12页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第14页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第15页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第16页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第17页  
ADSP-BF531/ADSP-BF532
由处理器的功耗是的主要功能
所述处理器的时钟频率和操作的平方
电压。例如,降低时钟频率25%
结果在动态功耗减少25 %,而
由25%减少的电压降低动态功耗
超过40 % 。此外,这些功率节省是加性的
如果时钟频率和电源电压都降低,
积蓄力量,可显着。
在ADSP - BF531的/动态电源管理功能
ADSP- BF532处理器,同时允许处理器的输入电压
年龄(V
DDINT
)和时钟频率(f
CCLK
)来动态地
控制。
在功耗节省可用的建模
省电因子和%节电计算。
的功率节省因子计算如下:
省电因素
V
DDINTRED 2
t
f
CCLKRED
-
-
-
= --------------------
×
-------------------------
×
----------
f
CCLKNOM
V
DDINTNOM
⎠ ⎝
t
其中,在所述方程中的变量是:
f
CCLKNOM
是标称内核时钟频率
f
CCLKRED
是减小的核心时钟频率
V
DDINTNOM
是标称内部电源电压
V
DDINTRED
是减小的内部电源电压
t
是时间的运行
f
CCLKNOM
t
是时间的运行
f
CCLKRED
百分比降低功耗的计算公式为:
%节电
=
(
1
省电因素
) ×
100%
图6.稳压电路
V
D D EX牛逼
100µF
10µH
0.1µF
100µF
1µF
ZHCS1000
2.25V至3.6V
输入武ltage
范围
FDS9431A
V
D D INT
VR
OU牛逼
1–0
外部COMPO新界东北S
注: VR
OU牛逼
1-0应该是绑在一起EXTERNALLY
与DESIG NER SHOULD MINIMIZ ê走线长度FDS9431A 。
如果一个外部时钟时,它必须不被停止,改变,或
正常操作期间操作低于指定频率
化。该信号被连接到处理器的CLKIN引脚。
当使用外部时钟时, XTAL引脚必须离开
悬空。
另外,由于ADSP -BF531 / ADSP- BF532处理器
包括一个片上振荡器电路,外部晶振可能
使用。水晶应在整个CLKIN连接和
XTAL引脚,与两个电容器连接,如图
电容值依赖于晶体的类型和应
由晶振制造商指定。并联谐振,
基频,微处理器级晶振应
被使用。
电压调节
Blackfin处理器提供了一个片上稳压器
可以生成处理器核心的电压电平为0.85V至1.2V
从外部2.25 V至3.6 V电源。
显示的典
完成所需功率的iCal的外部元件
管理系统。
该调节器控制的内在逻辑
电压电平,是可编程的电压调节器
在50 mV的增量控制寄存器( VR_CTL ) 。为了减少
待机功耗,内部电压调节器能
进行编程,以切断电源到处理器内核,而
保持I / O电源(V
DDEXT
)提供。而处于休眠状态,
V
DDEXT
仍然可以应用,省去了外部
缓冲区。电压调节器可以从该加电激活
关闭状态或者通过RTC唤醒或通过声明
复位时,就会启动引导顺序。该稳压器
也可以禁用,在绕过用户的自由裁量权。
CLKIN
XTAL
CLKOUT
图7.外部晶体连接
时钟信号
在ADSP - BF531 / ADSP- BF532处理器的时钟频率由
外部晶体,一正弦波输入,或一个缓冲整形时钟
来自于外部的时钟振荡器。
如图
内核时钟( CCLK )和
系统外设时钟(SCLK)从输入来自
时钟(CLKIN )信号。片上PLL能够相乘
由用户的CLKIN信号可编程0.5 × 64 ×乘法
阳离子系数(由指定的最小和最大范围内
VCO频率) 。默认倍数为10 ,但它可以是
通过软件指令序列修饰。上的即时
频率的变化可以通过简单地写来实现
PLL_DIV注册。
所有片上外设的时钟由系统时钟( SCLK ) 。
系统时钟频率是可编程通过的装置
在PLL_DIV寄存器的SSEL3-0位。该值编程
见EE - 228 :开关稳压器的设计考虑Blackfin处理器。
修订版D |
第13页60 |
2006年8月