欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-21161NCCAZ100 参数 Datasheet PDF下载

ADSP-21161NCCAZ100图片预览
型号: ADSP-21161NCCAZ100
PDF下载: 下载PDF文件 查看货源
内容描述: SHARC处理器 [SHARC Processor]
分类和应用: 微控制器和处理器外围集成电路数字信号处理器时钟
文件页数/大小: 60 页 / 789 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADSP-21161NCCAZ100的Datasheet PDF文件第3页浏览型号ADSP-21161NCCAZ100的Datasheet PDF文件第4页浏览型号ADSP-21161NCCAZ100的Datasheet PDF文件第5页浏览型号ADSP-21161NCCAZ100的Datasheet PDF文件第6页浏览型号ADSP-21161NCCAZ100的Datasheet PDF文件第8页浏览型号ADSP-21161NCCAZ100的Datasheet PDF文件第9页浏览型号ADSP-21161NCCAZ100的Datasheet PDF文件第10页浏览型号ADSP-21161NCCAZ100的Datasheet PDF文件第11页  
DATA47–16
47
40
39
32 31
24 23
16 15
DATA15–0
8
7
L0DATA7–0
DA TA7-0
0
它自己的双缓冲输入和输出寄存器。
时钟/应答握手用于控制连接端口传输。
转移是可编程的发送或接收。
舞会
BOOT
L1DATA7–0
DAT A15-8
串口
在ADSP- 21161N具有四个同步串行端口
提供一种廉价的界面到各种各样的数字和
混合信号的外围设备。每个串行端口是由
两条数据线,时钟和帧同步信号。数据线可以是
编程来发送或接收。
串行端口在高达核心的一半的时钟速率工作,
提供每个55M比特/秒的最大数据速率。该
串行数据引脚可编程为发送器或
接收器,提供了串行通信更大的灵活性。
串口的数据可以自动传送到距离
片上通过专用的DMA存储器。每个串行端口
有时分多路复用( TDM )的多通道模式,
其中,两个串行端口的TDM发射器和两个串行
端口的TDM接收机(接收SPORT0搭配SPORT2 TX,
SPORT1接收搭配SPORT3 TX)。每个串行端口
也支持我
2
的方案(一种工业标准接口
常用的音频编解码器, ADC和DAC ) ,具有两个
数据引脚,允许四个I
2
S通道(使用两个I
2
S立体声
设备)每个串行端口,最多可达16余
2
S信
内尔斯。串行端口允许小端或大端
传输格式和字长3位可选
32位。对于我
2
S模式,数据字长度之间的选择
8位和32位。串行端口提供了可选的同步
和传输模式以及可选的μ律或A律的COM
panding 。串行端口的时钟和帧同步信号可以是内部或
外部产生。
8-BIT
打包DMA ð ATA
8-BIT
INST打包构作ION
执行
16位压缩DMA数据
16位压缩指令
化执行
˚F高高飞翔或固定, D31 -D0 ,
32-BIT
PA CKED
32-BIT
PA CKED指令
吨ion
48位INSTRUCT ION FETCH
(无包装)
注意:
EXTRA DA TA线路DATA15-0 AR ê唯一能够IF连接端口
S
被禁用。 ENAB LE这些额外的数据L INKS BY
选择 -
ING IPACK1-0 = 01
SYSCON 。
图4.外部数据对齐选项
在ADSP- 21161N提供量身定制的强大功能
多处理器DSP系统。外部端口和链路端口
提供无缝集成的多的支持。
外部端口支持一个统一的地址空间(见
它使处理器间直接的每个ADSP-访问
21161N的内部存储器映射( I / O处理器)寄存器。
所有其他的内部存储器可以通过DMA进行间接访问
传输通过眼压的DMA编程启动
参数和控制寄存器。分布式总线仲裁
逻辑包含在芯片上的系的简单,无缝连接
含有至多6 ADSP- 21161Ns统和一个主机处理器
5).
以上即被只需要一个周期主处理器的变化
的开销。总线仲裁可选择的固定或rotat-
ING优先。总线锁定使不可分割的读 - 修改 - 写
序列信号量。向量中断提供
处理器间命令。使用的指令速度
110兆赫,用于处理器之间的数据最高传输吞吐量
FER是440M通过外部端口字节/秒。
两个链路端口提供多重处理的第二方法
通信。每个连接端口可支持通信
另一个ADSP- 21161N 。在ADSP- 21161N ,在运行
110兆赫,具有用于处理器之间的COM最大吞吐量
munications超过220M字节/秒的链路。链路端口和
集群多处理可以同时使用或
独立。
串行外围设备(兼容)接口
串行外设接口( SPI )是一个工业标准同步
异步的串行链路,使ADSP- 21161N ,SPI
兼容端口与其它SPI兼容的通讯
设备。 SPI是一个4线接口由两个数据引脚,一个
设备选择引脚,以及一个时钟引脚。它是一个全双工同步的
理性的串行接口,支持主模式和从模式。
SPI端口可以通过一个多主机环境中操作
与多至四个其它SPI兼容器件的连接,无论是
作为主设备或从设备。在ADSP- 21161N SPI-的COM
兼容外设还具有可编程
波特率和时钟相位/极性。在ADSP- 21161N ,SPI
兼容端口采用开漏驱动器,支持multimas-
器的配置,避免数据冲突。
链路端口
在ADSP- 21161N功能可提供两个8位链路端口
额外的I / O能力。随着运行的能力
110 MHz时,每个连接端口可支持110M字节/秒。连接端口
I / O是用于点至点的处理器间的COM特别有用
通信在多处理系统。可以将链路端口
独立和同时运行,以最大
吞吐量220M字节/秒的数据。链路端口的数据被打包成
48或32位的字,并可以由核心proces-直接读
感器或DMA传送到片上存储器。每个链路端口都有
主处理器接口
在ADSP - 21161N主机接口可以方便的连接到
标准的8位, 16位,或32位微处理器总线与小
额外的硬件需要。主机接口进行访问
通过ADSP- 21161N的外部端口。四通道
DMA是可用于主机接口;代码和数据传输
是实现低软件开销。主机proces-
SOR要求ADSP- 21161N的外部总线与主机总线
请求(HBR ),主机总线授权( HBG )和芯片选择(CS )显
良。主机可直接读写内部眼压
在ADSP- 21161N的寄存器,并且可以访问DMA通道
版本C |
第7页60 |
2013年1月