欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD1852JRS 参数 Datasheet PDF下载

AD1852JRS图片预览
型号: AD1852JRS
PDF下载: 下载PDF文件 查看货源
内容描述: 立体声, 24位, 192千赫多位DAC [Stereo, 24-Bit, 192 kHz Multibit DAC]
分类和应用:
文件页数/大小: 16 页 / 227 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD1852JRS的Datasheet PDF文件第6页浏览型号AD1852JRS的Datasheet PDF文件第7页浏览型号AD1852JRS的Datasheet PDF文件第8页浏览型号AD1852JRS的Datasheet PDF文件第9页浏览型号AD1852JRS的Datasheet PDF文件第11页浏览型号AD1852JRS的Datasheet PDF文件第12页浏览型号AD1852JRS的Datasheet PDF文件第13页浏览型号AD1852JRS的Datasheet PDF文件第14页  
AD1852
表五。
11位
INT2 ×模式
逻辑或运算与引脚7
(192/48).
默认值= 0
10位
INT4 ×模式
逻辑或运算与引脚10
(96/48).
默认值= 0
位9 : 8
第7位
第6位
位5:4
串行模式或运算
与模式引脚。
IDPM1 : IDPM0
0 : 0右对齐
0:1 I
2
S
1 : 0左对齐
1: 1的DSP模式
默认值= 0 : 0
位3:2
去重滤波器
选择。
0 : 0无过滤器
0 : 1 44.1 kHz滤波器
1 : 0 32 kHz滤波器
1 : 1 48 kHz滤波器
默认值= 0 : 0
复位。
软静音或运算
位在右 - 默认值= 0引脚。
对齐串行
默认值= 0
模式。
0:0 = 24
0:1 = 20
1:0 = 16
默认值= 0 : 0
控制寄存器
表V示出了控制寄存器的功能。控制
寄存器是由具有01在底部的两个位寻址
16位SPI字。顶部14比特随后用于CON组
控制寄存器。
去加重
输出假设中间电平值。在AD1852应始终
可在上电复位。该
RESET
功能应该是积极的
最少64个主时钟周期。当
RESET
功能
化变为无效,正常操作将继续后
延迟等于群时延加上3 MCLK的周期。
使用
RESET
销,内部寄存器将被设置为它们的
默认值,当
RESET
引脚为低电平有效。默认
操作将被使能时
RESET
销上升。
另外,内部寄存器可以重置为其默认
值通过设置内部控制寄存器,高的第7位。
当第7位被复位低,默认的操作将继续。该
软件复位不同于硬件复位,因为软
复位不影响存储在SPI寄存器中的值。
控制信号的
该IDPM0和IDPM1控制输入通常连接
HI和LO建立了AD1852的工作状态。他们
可以动态改变(和异步L / RCLK
与主时钟),但它可能是一个点击​​或流行音
可能会导致从一个串行模式过渡到另一种中。
如果可能的话, AD1852应放置在静音之前,这样的一个
更改。
的AD1852具有一个内置的去加重滤波器,可用于
解码已编码的标准的CD
“红皮书” 50
µs/15 µs
重视响应曲线。三条曲线
可用;每个频率为32 kHz , 44.1 kHz和48 kHz的1 SAM-
耦率。外部“ DEEMP ”引脚(引脚9 )开启
44.1kHz的去加重滤波器。其他过滤器可通过选择
写控制位2和3中的控制寄存器。如果SPI
端口用于控制去加重滤波器,外部DEEMP
引脚应与LO 。
输出阻抗
RESET
在AD1852的输出阻抗为65
Ω ±
30%.
的AD1852可以重置或者通过专用的硬件销
( RESET引脚24 )或软件,通过SPI控制端口。而
复位有效时, AD1852的正常操作暂停和
–10–
第0版