欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD9767ASTZRL 参数 Datasheet PDF下载

AD9767ASTZRL图片预览
型号: AD9767ASTZRL
PDF下载: 下载PDF文件 查看货源
内容描述: 10位/ 12位/ 14位, 125 MSPS双通道TxDAC数字 - 模拟转换器 [10-/12-/14-Bit, 125 MSPS Dual TxDAC Digital-to-Analog Converters]
分类和应用: 转换器数模转换器
文件页数/大小: 44 页 / 643 K
品牌: ADI [ ADI ]
 浏览型号AD9767ASTZRL的Datasheet PDF文件第3页浏览型号AD9767ASTZRL的Datasheet PDF文件第4页浏览型号AD9767ASTZRL的Datasheet PDF文件第5页浏览型号AD9767ASTZRL的Datasheet PDF文件第6页浏览型号AD9767ASTZRL的Datasheet PDF文件第8页浏览型号AD9767ASTZRL的Datasheet PDF文件第9页浏览型号AD9767ASTZRL的Datasheet PDF文件第10页浏览型号AD9767ASTZRL的Datasheet PDF文件第11页  
Data Sheet  
AD9763/AD9765/AD9767  
DIGITAL SPECIFICATIONS  
TMIN to TMAX, AVDD = 3.3 V or 5 V, DVDD1 = DVDD2 = 3.3 V or 5 V, IOUTFS = 20 mA, unless otherwise noted.  
Table 3.  
Parameter  
Min  
Typ  
Max  
Unit  
DIGITAL INPUTS  
Logic 1 Voltage @ DVDD1 = DVDD2 = 5 V  
Logic 1 Voltage @ DVDD1 = DVDD2 = 3.3 V  
Logic 0 Voltage @ DVDD1 = DVDD2 = 5 V  
Logic 0 Voltage @ DVDD1 = DVDD2 = 3.3 V  
Logic 1 Current  
Logic 0 Current  
Input Capacitance  
Input Setup Time (tS)  
Input Hold Time (tH)  
3.5  
2.1  
5
3
0
V
V
V
V
μA  
μA  
pF  
ns  
ns  
ns  
1.3  
0.9  
+10  
+10  
0
−10  
−10  
5
2.0  
1.5  
3.5  
Latch Pulse Width (tLPW, tCPW  
)
Timing Diagram  
See Table 3 and the DAC Timing section for more information about the timing specifications.  
tS  
tH  
DATA IN  
(WRT2) (WRT1/IQWRT)  
(CLK2) (CLK1/IQCLK)  
tLPW  
tCPW  
I
I
OUTA  
OR  
OUTB  
tPD  
Figure 2. Timing Diagram for Dual and Interleaved Modes  
Rev. G | Page 7 of 44  
 
 
 复制成功!