欢迎访问ic37.com |
会员登录 免费注册
发布采购

FEN30GP 参数 Datasheet PDF下载

FEN30GP图片预览
型号: FEN30GP
PDF下载: 下载PDF文件 查看货源
内容描述: [30.0 Ampere Heatsink Dual Common Anode Ultra Fast Recovery Half Bridge Rectifiers]
分类和应用:
文件页数/大小: 52 页 / 461 K
品牌: WINBOND [ WINBOND ]
 浏览型号FEN30GP的Datasheet PDF文件第1页浏览型号FEN30GP的Datasheet PDF文件第2页浏览型号FEN30GP的Datasheet PDF文件第3页浏览型号FEN30GP的Datasheet PDF文件第4页浏览型号FEN30GP的Datasheet PDF文件第6页浏览型号FEN30GP的Datasheet PDF文件第7页浏览型号FEN30GP的Datasheet PDF文件第8页浏览型号FEN30GP的Datasheet PDF文件第9页  
W19B(L)320ST/B  
#WP/ACC input pin  
Sector Protection  
Write protect (#WP) function allows  
protection of two outermost boot sectors,  
regardless of sector protect status  
Sectors can be locked in-system or via  
programmer  
Temporary Sector Unprotect allows changing  
Acceleration (ACC) function accelerates  
data in protected sectors in-system  
program timing  
3. PIN CONFIGURATIONS  
4. BLOCK DIAGRAM  
V
DD  
V
SS  
#CE  
#OE  
#WE  
48-Ball TFBGA  
(Top View, Balls Face Down)  
DQ0  
OUTPUT  
BUFFER  
CONTROL  
.
#WP/ACC  
#BYTE  
.
A6  
A13  
B6  
D6  
A15  
E6  
A16  
F6  
#BYTE  
C6  
A14  
G6  
H6  
Vss  
DQ15/A-1  
#RESET  
A12  
DQ15/A-1  
A5  
A9  
B5  
A8  
D5  
A11  
E5  
DQ7  
F5  
DQ14  
C5  
A10  
G5  
DQ13  
H5  
DQ6  
DQ15/A-1  
A0  
.
A4  
#WE  
B4  
D4  
A19  
E4  
DQ5  
F4  
C4  
NC  
G4  
V DD  
H4  
DQ4  
#RESET  
DQ12  
.
.
DECODER  
BANK  
A3  
RY/#BY  
B3  
D3  
A20  
E3  
DQ2  
F3  
DQ10  
C3  
G3  
DQ11  
H3  
DQ3  
#WP/ACC A18  
A20  
A2  
A7  
B2  
A17  
D2  
A5  
E2  
DQ0  
F2  
DQ8  
C2  
A6  
G2  
DQ9  
H2  
DQ1  
A1  
A3  
B1  
A4  
D1  
A1  
E1  
A0  
F1  
#CE  
C1  
A2  
G1  
#OE  
H1  
Vss  
5. PIN DESCRIPTION  
SYMBOL  
A0A20  
DQ0DQ14  
PIN NAME  
Address Inputs  
Data Inputs/Outputs  
48  
A15  
A14  
A13  
A12  
A11  
1
2
3
4
5
6
7
8
A16  
47  
46  
45  
44  
43  
42  
41  
40  
39  
38  
37  
36  
35  
34  
33  
32  
31  
30  
29  
28  
27  
26  
25  
#BYTE  
Vss  
DQ15/A-1  
DQ7  
DQ14  
A10  
Word  
DQ15 is Data  
DQ6  
A9  
mode  
Inputs/Outputs  
DQ13  
DQ5  
DQ15/A-1  
A8  
A19  
A20  
#WE  
9
48-pin  
TSOP  
Byte mode A-1 is Address input  
Chip Enable  
Output Enable  
DQ12  
DQ4  
10  
11  
12  
13  
14  
15  
16  
17  
18  
19  
20  
#CE  
#OE  
#WE  
DD  
V
#RESET  
DQ11  
DQ3  
DQ10  
DQ2  
DQ9  
DQ1  
DQ8  
DQ0  
NC  
#WP/ACC  
RY/#BY  
Write Enable  
A18  
A17  
Hardware Write Protect/  
#WP/ACC  
A7  
A6  
A5  
A4  
A3  
A2  
A1  
Acceleration Pin  
#BYTE  
#RESET  
RY/#BY  
VDD  
Byte Enable Input  
Hardware Reset  
Ready/Busy Status  
Power Supply  
Ground  
#OE  
21  
Vss  
22  
23  
24  
#CE  
A0  
Vss  
NC  
No Connection  
Publication Release Date: March 23, 2004  
Revision A2  
- 5 -  
 
 复制成功!