欢迎访问ic37.com |
会员登录 免费注册
发布采购

TMS320VC5407-120 参数 Datasheet PDF下载

TMS320VC5407-120图片预览
型号: TMS320VC5407-120
PDF下载: 下载PDF文件 查看货源
内容描述: 数字信号处理器\n [Digital Signal Processor ]
分类和应用: 数字信号处理器
文件页数/大小: 107 页 / 1343 K
品牌: ETC [ ETC ]
 浏览型号TMS320VC5407-120的Datasheet PDF文件第53页浏览型号TMS320VC5407-120的Datasheet PDF文件第54页浏览型号TMS320VC5407-120的Datasheet PDF文件第55页浏览型号TMS320VC5407-120的Datasheet PDF文件第56页浏览型号TMS320VC5407-120的Datasheet PDF文件第58页浏览型号TMS320VC5407-120的Datasheet PDF文件第59页浏览型号TMS320VC5407-120的Datasheet PDF文件第60页浏览型号TMS320VC5407-120的Datasheet PDF文件第61页  
功能概述
3.13.10.1接收缓冲寄存器( RBR )
UART接收器部分由接收移位寄存器( RSR)和RBR的。该RBR实际上是一个16字节
FIFO。定时是由16供给
×
接收机时钟。接收器部分控制为UART线控制的功能
注册。
该UART RSR接收SIN串行数据。该RSR那么地连接了数据并将其移动到RBR
FIFO。在TL16C450模式中,当一个字符被放置在RBR和接收到的数据有效中断
启用( IER0 = 1 ) ,产生一个中断。当数据被读出RBR的这个中断被清除。
在FIFO模式中,根据在FIFO控制寄存器中的控制设置中所产生的中断。
3.13.10.2暂存寄存器
暂存寄存器是8位寄存器,目的是为程序员用作意义上的暂存器
它临时保存程序员的数据,而不会影响任何其他UART操作。
3.13.10.3发送保持寄存器( THR )
UART的发送器部分由一个THR和发送移位寄存器( TSR )的。 THR实际上是一个
16字节的FIFO。发射机部分控制为UART线控制寄存器的功能。
在UART THR接收数据从内部数据总线和当移位寄存器处于空闲状态,将其移动到TSR 。
TSR的序列化数据和SOUT输出它。在TL16C450模式下,如果THR为空,
发送保持寄存器空( THRE )中断使能( IER1 = 1 ) ,产生一个中断。这
当一个字符被装入寄存器中断被清除。在FIFO模式下,所产生的中断
根据在FIFO控制寄存器中的控制设置。
3.14个通用I / O引脚
除了标准的BIO和XF引脚,五千四百零四分之五千四百零七具有可配置为销
通用I / O 。这些引脚是:
16 McBSP的引脚 - BCLKX0 / 1 , BCLKR0 / 1 , BDR0 / 1/2 , BFSX0 / 1 , BFSR0 / 1 , BDX0 / 1/2 , BCLKRX2 ,
BFSRX2
8 HPI数据引脚 - HD0 -HD7
当不需要初级引脚功能的通用I这些引脚/ O功能才可用。
3.14.1
McBSP的引脚用作通用I / O
当多通道缓冲串口的接收和发送部分复位,其引脚可配置为通用
输入或输出。有关此功能的更多详细信息,请参见第3.8节。
3.14.2
HPI数据引脚作为通用I / O
对HPI的8位双向数据总线可以用作通用输入/输出( GPIO)引脚,当
HPI被禁止( HPIENA = 0)或当HPI用于HPI16模式( HPI16 = 1)。两个内存映射
寄存器用于控制HPI的数据引脚GPIO功能 - 的通用I / O控制寄存器
( GPIOCR )和通用I / O状态寄存器( GPIOSR ) 。该GPIOCR如图3-23所示。
15
版权所有
0
7
DIR7
R/W-0
DIR6
R/W-0
DIR5
R/W-0
4
DIR4
R/W-0
3
DIR3
R/W-0
DIR2
R/W-0
DIR1
R/W-0
0
DIR0
R/W-0
8
图例:
R =读取, W =写,
N =复位后的值
图3-23 。通用I / O控制寄存器( GPIOCR ) [ MMR地址003CH ]
2001年11月 - 修订2003年7月
SPRS007B
47