Chapter 1 Interface Block
Chapter 1 Interface Block
Switching speed
t LD0 (ns)
CMOS 5.0 V
Function
I/O Buffer
Block type
B00U
Path
→
t 1
T
Block type
IN
OUT
MIN.
0.591
0.710
1.088
0.380
0.832
0.771
0.160
0.103
0.591
0.710
1.088
0.380
0.832
0.771
0.160
0.103
0.591
0.710
1.088
0.380
0.832
0.771
0.160
0.103
0.591
0.710
1.088
0.380
0.832
0.771
0.160
0.103
0.613
0.650
1.413
0.451
0.851
0.667
0.160
0.103
0.613
0.650
1.413
0.451
0.851
0.667
0.160
0.103
0.613
0.650
1.413
0.451
0.851
0.667
0.160
0.103
TYP. MAX. MIN.
TYP. MAX. MIN.
TYP. MAX.
0.056
0.103
Drivability
1mA
no resistor
with 50 KΩ P/D
with 50 KΩ P/U
with 5 KΩ P/U
I/O cells int. Cells
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
(HH)
(LL)
(HZ)
(LZ)
(ZH)
(ZL)
(HH)
(LL)
1.045
1.257
1.523
0.577
1.425
1.385
0.236
0.168
1.045
1.257
1.523
0.577
1.425
1.385
0.236
0.168
1.045
1.257
1.523
0.577
1.425
1.385
0.236
0.168
1.045
1.257
1.523
0.577
1.425
1.385
0.236
0.168
1.080
1.081
1.971
0.675
1.454
1.152
0.236
0.168
1.080
1.081
1.971
0.675
1.454
1.152
0.236
0.168
1.080
1.081
1.971
0.675
1.454
1.152
0.236
0.168
2.529
2.776
2.712
0.996
3.216
2.985
0.452
0.328
2.529
2.776
2.712
0.996
3.216
2.985
0.452
0.328
2.529
2.776
2.712
0.996
3.216
2.985
0.452
0.328
2.529
2.776
2.712
0.996
3.216
2.985
0.452
0.328
2.673
2.183
3.618
1.128
3.330
2.242
0.452
0.328
2.673
2.183
3.618
1.128
3.330
2.242
0.452
0.328
2.673
2.183
3.618
1.128
3.330
2.242
0.452
0.328
0.042
0.076
0.080
0.149
A
→
Y0
EN
→
Y0
2mA
3mA
0.042
0.077
0.056
0.103
0.077
0.150
B00U
B0DU
B0UU
B0WU
1
10
0.007
0.010
0.010
0.012
0.014
0.017
Y0
A
→
→
→
Y1
Y0
Y0
6mA
B00C
B003
B0DC
B0D3
B0UC
B0U3
B0WC
B0W3
1
1
10
10
0.042
0.076
0.056
0.103
0.080
0.149
9mA
B0DU
B0UU
B0WU
B00C
B0DC
B0UC
12mA
18mA
24mA
B001
B005
B00F
B0D1
B0D5
B0DF
B0U1
B0U5
B0UF
B0W1
B0W5
1
1
1
20
20
20
EN
0.042
0.077
0.056
0.103
0.077
0.150
B0WF
Input
0.007
0.010
0.010
0.012
0.014
0.017
Y0
A
→
→
→
Y1
Y0
Y0
Output
Logic Diagram
Block type
B00U to B0WU
Symbol Fan-in Symbol Fan-out
0.042
0.076
0.056
0.103
0.080
0.149
A
6.3
1.0
Y1
Y1
Y1
Y1
Y1
Y1
52
52
52
52
52
52
EN
EN
Y1 N02
0.042
0.077
0.056
0.103
0.077
0.150
B00C to B0WC
B003 to B0W3
B001 to B0W1
B005 to B0W5
B00F to B0WF
A
6.3
1.0
0.007
0.010
0.010
0.012
0.014
0.017
EN
Y0
A
→
→
→
Y1
Y0
Y0
0.042
0.076
0.056
0.103
0.080
0.149
A
H01
N01 Y0
A
6.3
1.0
EN
EN
0.042
0.077
0.056
0.103
0.077
0.150
EN H03
A
16.9
1.0
EN
0.007
0.010
0.010
0.012
0.014
0.017
Y0
A
→
→
→
Y1
Y0
Y0
0.029
0.038
0.039
0.051
0.057
0.073
A
16.9
1.0
Truth Table
EN
EN
A
EN
Y0
0.029
0.039
0.039
0.052
0.056
0.076
A
16.9
1.0
0
1
X
1
1
0
0
1
Z
EN
0.007
0.010
0.010
0.012
0.014
0.017
Y0
A
→
→
→
Y1
Y0
Y0
0.029
0.038
0.039
0.051
0.057
0.073
X:Irrelevant
EN
Z:High Impedance
0.029
0.039
0.039
0.052
0.056
0.076
Y0
Y1
0.007
0.010
0.010
0.012
0.014
0.017
Y0
A
→
→
→
Y1
Y0
Y0
0
1
0
1
0.029
0.038
0.039
0.051
0.057
0.073
EN
0.029
0.039
0.039
0.052
0.056
0.076
0.007
0.010
0.010
0.012
0.014
0.017
Y0
→
Y1
Block Library A13872EJ5V0BL
1 - 28
Block Library A13872EJ5V0BL
1 - 29