Z8018x Family
MPU User Manual
222
DATA TRANSFER INSTRUCTIONS
Table 41. 8-Bit Load
Flags
2
Addressing
7
6
4
1
0
Operation
Name
Mnemonics
Op Code
Immed Ext
Ind
Reg RegI Imp Rel Bytes States Operation
S
Z
H
P/V
N
C
Load
8-Bit
Data
LD A,I
11 101 101
01 010 111
11 101 101
01 011 111
00 001 010
00 011 010
00 111 010
<n>
S/D
2
6
1r® Ar
•
•
R
IEF2
R
·
LD A,R
S/D
2
6
Rr® Ar
•
•
R
IEF2
R
·
LD A,(BC)
LD A,(DE)
LD A,(mn)
S
S
D
D
D
1
1
3
6
(BC) ® Ar
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
M
6
(DE) ® Ar
M
S
12
(mn) ® Ar
M
<m>
LD L,A
LD R,A
11 101 101
01 000 111
11 101 101
01 001 111
00 000 010
00 010 010
00 110 010
<n>
S/D
S/D
2
2
6
6
Ar® Ir
·
·
·
·
·
·
·
·
·
·
·
·
Ar® Rr
LD (BC),A
LD(DE),A
LD (mn),A
D
D
S
S
S
1
1
3
7
Ar® (BC)
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
M
7
Ar® (DE)
M
D
13
Ar® (mn)
M
<m>
LD gg’
01 g g’
S/D
D
1
1
2
4
6
6
gr’® gr
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
LD g,(HL)
LD g,m
01 g 110
00 g 110
<m>
S
(HL) ® gr
M
S
D
m® gr
LD g,(IX + d) 11 011 101
S
S
D
D
3
3
2
14
14
9
(IX + d) gr
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
·
M
01 g 110
<d>
LD g,(IY + d)
LD (HL),m
11 111 101
01 g 110
<d>
(IY + d) ® gr
M
00 110 110
<m>
S
D
m® (HL)
M
UM005001-ZMP0400