R
QPro的Virtex 2.5V QML高可靠性的FPGA
的T计算
IOOP
作为电容的函数
T的值
IOOP
依据标准的电容
负载( CSL)用于在列出的每个I / O标准
对于其他的容性负载,使用下面的公式来calcu-
后期对应的T
IOOP
:
T
IOOP
= T
ioopl
+ T
opadjust
+ (C
负载
- C
sl
) * FL
其中:
T
opadjust
在上面的输出延迟报告
调整部分。
C
负载
是电容性负载的设计。
表2:
T中的计算常数使用
op
标准
LVTTL慢
压摆率
2毫安驱动器
4毫安驱动器
6毫安驱动器
8毫安驱动器
12毫安驱动器
16毫安驱动器
24毫安驱动器
LVTTL快
压摆率
2毫安驱动器
4毫安驱动器
6毫安驱动器
8毫安驱动器
12毫安驱动器
16毫安驱动器
24毫安驱动器
C
sl
(PF )
35
35
35
35
35
35
35
35
35
35
35
35
35
35
FL ( NS / PF )
0.41
0.20
0.100
0.086
0.058
0.050
0.048
0.41
0.20
0.13
0.079
0.044
0.043
0.033
表2:
T中的计算常数使用
op
标准
LVCMOS2
PCI 33 MHz的5V
PCI 33 MHz的3.3V
GTL
GTL +
HSTL I类
HSTL III类
HSTL IV类
SSTL2 I类
SSTL2 II类
SSTL3 1级
SSTL3 II类
CTT
AGP
C
sl
(PF )
35
50
10
0
0
20
20
20
30
30
30
30
20
10
FL ( NS / PF )
0.041
0.050
0.050
0.014
0.017
0.022
0.016
0.014
0.028
0.016
0.029
0.016
0.035
0.037
时钟分配原则和开关特性
速度等级
-4
符号
全局时钟偏移
描述
IOB触发器之间的全球时钟歪斜
设备
XQV100
XQV300
XQV600
XQV1000
民
-
-
-
-
-
-
最大
0.15
0.18
0.17
0.25
0.9
0.9
单位
ns
ns
ns
ns
ns
ns
T
GSKEWIOB
T
GPIO
T
GIO
全局时钟PAD输出
全局时钟缓冲器我输入O输出
所有
所有
注意事项:
1.仅提供用来指导这些时钟分配延迟。他们反映在典型设计中遇到的延时
最坏的情况下。由时序分析器提供了用于特定设计的精确值。
DS002 ( V1.5 ) 2001年12月5日
初步产品规格
1-800-255-7778
9