欢迎访问ic37.com |
会员登录 免费注册
发布采购

XC3S1600E-4FGG320C 参数 Datasheet PDF下载

XC3S1600E-4FGG320C图片预览
型号: XC3S1600E-4FGG320C
PDF下载: 下载PDF文件 查看货源
内容描述: 的Spartan- 3E FPGA系列 [Spartan-3E FPGA Family]
分类和应用: 现场可编程门阵列可编程逻辑时钟
文件页数/大小: 193 页 / 1733 K
品牌: XILINX [ XILINX, INC ]
 浏览型号XC3S1600E-4FGG320C的Datasheet PDF文件第171页浏览型号XC3S1600E-4FGG320C的Datasheet PDF文件第172页浏览型号XC3S1600E-4FGG320C的Datasheet PDF文件第173页浏览型号XC3S1600E-4FGG320C的Datasheet PDF文件第174页浏览型号XC3S1600E-4FGG320C的Datasheet PDF文件第176页浏览型号XC3S1600E-4FGG320C的Datasheet PDF文件第177页浏览型号XC3S1600E-4FGG320C的Datasheet PDF文件第178页浏览型号XC3S1600E-4FGG320C的Datasheet PDF文件第179页  
R
Pinout Descriptions  
Table 29: FG400 Package Pinout  
Table 29: FG400 Package Pinout  
XC3S1200E  
XC3S1600E  
Pin Name  
XC3S1200E  
XC3S1600E  
Pin Name  
FG400  
Ball  
FG400  
Ball  
Bank  
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
Type  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
GCLK  
GCLK  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
INPUT  
VCCO  
VCCO  
VCCO  
VCCO  
VCCO  
VCCO  
DUAL  
DUAL  
DUAL  
DUAL  
VREF  
I/O  
Bank  
1
Type  
I/O  
IP  
IP  
B18  
E5  
IO_L04N_1  
W20  
V20  
R18  
R17  
T20  
U20  
P18  
P17  
P20  
R20  
P16  
N16  
N19  
N18  
N15  
M15  
M18  
M17  
L19  
M19  
L16  
1
IO_L04P_1  
I/O  
IP_L02N_0  
IP_L02P_0  
IP_L05N_0  
IP_L05P_0  
IP_L08N_0  
IP_L08P_0  
IP_L10N_0  
IP_L10P_0  
IP_L13N_0  
IP_L13P_0  
IP_L16N_0/GCLK9  
IP_L16P_0/GCLK8  
IP_L19N_0  
IP_L19P_0  
IP_L22N_0  
IP_L22P_0  
IP_L25N_0  
IP_L25P_0  
IP_L28N_0  
IP_L28P_0  
VCCO_0  
C16  
D16  
D15  
C15  
E14  
E15  
G14  
G13  
B11  
B12  
G10  
H10  
G9  
1
IO_L05N_1  
I/O  
1
IO_L05P_1  
I/O  
1
IO_L06N_1  
I/O  
1
IO_L06P_1  
I/O  
1
IO_L07N_1  
I/O  
1
IO_L07P_1  
I/O  
1
IO_L08N_1/VREF_1  
IO_L08P_1  
VREF  
I/O  
1
1
IO_L09N_1  
I/O  
1
IO_L09P_1  
I/O  
1
IO_L10N_1  
I/O  
1
IO_L10P_1  
I/O  
1
IO_L11N_1  
I/O  
G8  
1
IO_L11P_1  
I/O  
C8  
1
IO_L12N_1/A11  
IO_L12P_1/A12  
IO_L13N_1/VREF_1  
IO_L13P_1  
DUAL  
DUAL  
VREF  
I/O  
D8  
1
E6  
1
E7  
1
A4  
1
IO_L14N_1/A9/RHCLK1  
RHCLK/  
DUAL  
A5  
1
1
1
1
1
1
1
IO_L14P_1/A10/RHCLK0  
M16  
L14  
L15  
K14  
K13  
J20  
K20  
RHCLK/  
DUAL  
B4  
VCCO_0  
B10  
B16  
D7  
IO_L15N_1/A7/RHCLK3/  
TRDY1  
RHCLK/  
DUAL  
VCCO_0  
IO_L15P_1/A8/RHCLK2  
RHCLK/  
DUAL  
VCCO_0  
VCCO_0  
D13  
F10  
U18  
U17  
T18  
T17  
V19  
U19  
IO_L16N_1/A5/RHCLK5  
RHCLK/  
DUAL  
VCCO_0  
IO_L01N_1/A15  
IO_L01P_1/A16  
IO_L02N_1/A13  
IO_L02P_1/A14  
IO_L03N_1/VREF_1  
IO_L03P_1  
IO_L16P_1/A6/RHCLK4/  
IRDY1  
RHCLK/  
DUAL  
IO_L17N_1/A3/RHCLK7  
RHCLK/  
DUAL  
IO_L17P_1/A4/RHCLK6  
RHCLK/  
DUAL  
1
1
IO_L18N_1/A1  
IO_L18P_1/A2  
K16  
J16  
DUAL  
DUAL  
54  
www.xilinx.com  
DS312-4 (v1.1) March 21, 2005  
Advance Product Specification  
 复制成功!