HV57009
64通道串行到并行转换
用P沟道开漏可控输出电流
特点
►
►
►
►
►
►
►
►
HVCMOS
®
技术
5.0V CMOS逻辑
输出电压可达-85V
输出电流源控制
相当于16MHz的数据传输速率
锁存输出数据
前言和反向转换选项( DIR引脚)
二极管连接到VDD允许英法fi cient恢复供电
概述
在HV570是低电压的串行到高电压平行
转换器P沟道开漏输出。该装置
已被设计以用作等离子面板的驱动。
该装置具有两个平行的32位移位寄存器,允许
数据率之一的两倍的速度(它们的时钟一起) 。
也有64锁存和控制逻辑来执行
消隐输出。 HV
OUT
1被连接到所述网络连接第一个阶段
在网络连接第一个移位寄存器通过消隐逻辑。数据
通过移位寄存器的逻辑低到高转变
时钟过渡。在DIR引脚使CCW转移
当连接到V
SS
当连接到,和CW移
V
DD
。数据输出缓冲器提供了级联的设备。
这个输出重新佛罗里达州学分的最后位的当前状态
移位寄存器( HV
OUT
64)。移位寄存器的操作是
不会受到对LE (锁存使能) ,或对BL (消隐)
输入。数据从移位寄存器传送到锁存器
当LE输入为高电平时。在锁存器中的数据是
存储时LE是低的。
该HV570具有64个通道的输出恒流
采购能力。他们是可调范围为0.1 2.0毫安
通过一个外部电阻器或电流源。
功能框图
DI/O2A
DI/O1A
LE
BL
DD
I / O
DIR
CLK
LATCH
SR1
LATCH
HVOUT1
HVOUT2
HVOUT3
•
•
•
HVOUT32
HVOUT33
HVOUT34
HVOUT35
•
•
•
HVOUT64
LATCH
SR2
LATCH
I / O
DI/O2B
DI/O1B
可编程
当前
VSS
VBP + IN
-IN
注意:
每个SR (移位寄存器)提供32路输出。 SR1提供输出1到32和SR2供给输出33至64 。