2
TDA75610LV
I C bus
2
I C
总线
9
I2C
编程
/读取数据
9.1
开/关相对于故障检测时间
下):
并没有产生可听噪声序列可作为正常的运行(在电池连接正常的情
况
–
–开启:PIN2码> 4.5 V—10 MS ---(待机输出+故障检测控制
1(分钟)---静音输出
关断:等待50毫秒静音输出 ((ST-BY pin ≤ 1.2 V)
汽车功放的设置:PIN2 > 4.5 V --- 10 ms故障检测控制(存储)--- 200 ms ---
I2C总线检测(重 直到故障消失)。.
偏移测试:设备在播放(无信号)——偏控制
测直到到高偏移信号消失)。
)---
–
–
复
–
- 30毫秒- I2C总线检测(重 复I2C检
9.2
地址选择和I2C总线禁用
当地址选择/ i2cdis引脚是
在这种情 下(没有I2C总线)的CK引脚实现高效模式(0 =标准模式;1 =他模式)和数据
引脚设置增益(0 = 26 dB;1 = 16 dB)。
当地址选择/ i2cdis引脚连接到GND的I2C总线活动地址
开 路,I2C总线是禁用的设备可以由待机/静音引脚控制。
况
1101100-x > <。
选择其他的I2C总线地址电阻必须连接到地址选择/ i2cdis引脚如下:
2
0 < R < 1 kΩ: I C bus active with address <1101100x>
2
11 kΩ < R < 21 kΩ: I C bus active with address <1101101x>
2
40 kΩ < R < 70 kΩ: I C bus active with address <1101110x>
R > 120 kΩ Legacy mode
(x: read/write bit sector)
I2C 总线接口
从微处理器的tda75610lv反之亦然发生通过2线I2C总线接口的数据传输,包
括两线SDA和
9.3
SCL(上拉电阻到正电源电压必须连接)。
数据有效性
图39显示,在SDA线上的数据必须在时钟的高期间
是稳定的。高和低数据线的状态能改变
的只有在SCL线的时钟信号是低。
9.3.1
DocID024173 Rev 7
29/42
41