STM32F103xC, STM32F103xD, STM32F103xE
Figure 29. Synchronous multiplexed PSRAM write timings
Electrical characteristics
"53452. ꢒ ꢃ
T
T
Wꢉ#,+ꢋ
Wꢉ#,+ꢋ
&3-#?#,+
$ATA LATENCY ꢒ ꢃ
Dꢉ#,+,ꢍ.%X,ꢋ
T
T
Dꢉ#,+,ꢍ.%X(ꢋ
&3-#?.%X
T
T
Dꢉ#,+,ꢍ.!$6,ꢋ
Dꢉ#,+,ꢍ.!$6(ꢋ
&3-#?.!$6
T
T
T
Dꢉ#,+,ꢍ!6ꢋ
Dꢉ#,+,ꢍ!)6ꢋ
&3-#?!;ꢅꢁꢇꢀꢑ=
&3-#?.7%
T
Dꢉ#,+,ꢍ.7%,ꢋ
Dꢉ#,+,ꢍ.7%(ꢋ
T
T
Dꢉ#,+,ꢍ!$)6ꢋ
T
Dꢉ#,+,ꢍ$ATAꢋ
T
Dꢉ#,+,ꢍ$ATAꢋ
Dꢉ#,+,ꢍ!$6ꢋ
&3-#?!$;ꢀꢁꢇꢃ=
!$;ꢀꢁꢇꢃ=
$ꢀ
$ꢅ
&3-#?.7!)4
ꢉ7!)4#&' ꢒ ꢃBꢈ 7!)40/, ꢎ ꢃBꢋ
&3-#?.",
T
T
Hꢉ#,+(ꢍ.7!)46ꢋ
SUꢉ.7!)46ꢍ#,+(ꢋ
T
Dꢉ#,+,ꢍ.",(ꢋ
AIꢀꢂꢓꢓꢅG
Doc ID 14611 Rev 8
71/130