Contents
STA335BW
5.6
Configuration register F (address 0x05) . . . . . . . . . . . . . . . . . . . . . . . . . . 29
5.6.1
5.6.2
5.6.3
5.6.4
5.6.5
5.6.6
5.6.7
Output configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Invalid input detect mute enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Binary output mode clock loss detection . . . . . . . . . . . . . . . . . . . . . . . . 31
LRCK double trigger protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Auto EAPD on clock loss . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
IC power down . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
External amplifier power down . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
5.7
Volume control registers (addresses 0x06 to 0x0A) . . . . . . . . . . . . . . . . . 32
5.7.1
5.7.2
5.7.3
5.7.4
5.7.5
Mute/line output configuration register . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Master volume register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Channel 1 volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Channel 2 volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Channel 3 / line output volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
5.8
5.9
Auto mode registers (0x0B and 0x0C) . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
5.8.1
5.8.2
5.8.3
5.8.4
AutoMode register 1 (address 0x0B) . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
AutoMode register 2 (address 0x0C) . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
AM interference frequency switching . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Bass management crossover . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Channel configuration registers (addresses 0x0E to 0x10) . . . . . . . . . . . 36
5.9.1
5.9.2
5.9.3
5.9.4
5.9.5
5.9.6
Tone control bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
EQ bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Volume bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Binary output enable registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Limiter select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Output mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
5.10 Tone control register (address 0x11) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
5.10.1 Tone control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
5.11 Dynamics control registers (addresses 0x12 to 0x15) . . . . . . . . . . . . . . . 38
5.11.1 Limiter 1 attack/release rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
5.11.2 Limiter 1 attack/release threshold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
5.11.3 Limiter 2 attack/release rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
5.11.4 Limiter 2 attack/release threshold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
4/54