APPENDIX
Appendix 6. Machine instructions
Addressing Modes
Processor Status register
ABS ABS, X ABS, Y ABL ABL, X (ABS) L(ABS) (ABS, X) STK
REL DIR, b, R ABS, b, R SR (SR), Y BLK
op op op op # op op
MAA 10
op
9
8
7
6
5
4
3
2
I
1 0
op
n
#
op
n
#
op
n
#
op
n
#
op
n
#
op
n
#
op
n
# op
n
#
op
n
#
n
#
n
#
n
#
n
n
#
n
#
n #
IPL N V m x
• • • •
D
Z C
C5
4
1
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
E5
4
4
5
5
1
1
2
1
•
•
•
•
•
•
•
95
•
•
N •
•
Z •
81
95
•
•
N •
•
Z •
93
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
77 11
?0
2
2
1
•
•
•
•
•
77
?0
8
+
3 i
Value restored from
stack
B5
5
31
50
6
2
•
•
• N
•
•
•
•
•
Z
•
7906 Group User’s Manual Rev.2.0
20-81