APPENDIX
Appendix 6. Machine instructions
Addressing Modes
Processor Status register
ABS ABS, X ABS, Y ABL ABL, X (ABS) L(ABS) (ABS, X) STK
REL DIR, b, R ABS, b, R SR (SR), Y BLK
op op op op # op op
MAA 10
op
9
8
7
6
5
4
3
2
I
1 0
op
n
#
op
n
#
op
n
#
op
n
#
op
n
#
op
n
#
op
n
# op
n
#
op
n
#
n
#
n
#
n
#
n
n
#
n
#
n #
IPL N V m x
D
Z C
31
4D
6
4
•
•
•
•
•
•
•
•
•
•
•
85
4
5
4
1
•
•
•
•
•
•
•
•
•
•
•
81
85
2
•
•
•
•
•
•
•
•
•
•
•
83
1
2
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
B8 12
01
•
0F
B8 11
2
i
01
|
+
0F
31
60
4
2
4
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
B8 14
•
01
|
0F
B8 11
2
+
01
|
+
3 i 2 i
0F
A5
4
4
1
2
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
31
40
7906 Group User’s Manual Rev.2.0
20-79