欢迎访问ic37.com |
会员登录 免费注册
发布采购

FM24CL64-DG 参数 Datasheet PDF下载

FM24CL64-DG图片预览
型号: FM24CL64-DG
PDF下载: 下载PDF文件 查看货源
内容描述: 64Kb的串行3V FRAM存储器 [64Kb Serial 3V FRAM Memory]
分类和应用: 存储内存集成电路静态存储器光电二极管
文件页数/大小: 13 页 / 115 K
品牌: RAMTRON [ RAMTRON INTERNATIONAL CORPORATION ]
 浏览型号FM24CL64-DG的Datasheet PDF文件第1页浏览型号FM24CL64-DG的Datasheet PDF文件第2页浏览型号FM24CL64-DG的Datasheet PDF文件第4页浏览型号FM24CL64-DG的Datasheet PDF文件第5页浏览型号FM24CL64-DG的Datasheet PDF文件第6页浏览型号FM24CL64-DG的Datasheet PDF文件第7页浏览型号FM24CL64-DG的Datasheet PDF文件第8页浏览型号FM24CL64-DG的Datasheet PDF文件第9页  
FM24CL64
概观
该FM24CL64是一个串行FRAM存储器。该
存储阵列在逻辑上组织成8,192 ×8位
存储器阵列和使用工业访问
标准的两线接口。功能操作
该FRAM类似于串行EEPROM 。主要
该FM24CL64和串行之间差
EEPROM具有相同的引脚涉及到其优越
写性能。
双线接口
该FM24CL64采用双向双线
使用很少的引脚或电路板空间总线协议。图2
示出了使用一个典型的系统配置
FM24CL64在基于微控制器的系统中。该
行业标准的两线总线是熟悉的许多
用户,但在本节进行说明。
按照惯例,将数据发送到任何设备
总线发送器,而对于目标设备
这个数据是接收机。正在控制设备
总线是主。主负责
产生的时钟信号执行所有操作。任何
正被控制的总线上的设备是从设备。
该FM24CL64始终是一个从设备。
该总线协议是由过渡态的控制
SDA和SCL信号。有四个条件
包括启动,停止,数据位,或确认。身材
图3示出了指定4的信号条件
状态。详细的时序图,是在电
特定连接的阳离子。
内存架构
当访问FM24CL64 ,用户地址
每8个数据位8192位置。这些数据位
串行移位。在8,192个地址进行访问
使用两线协议,它包括一个从
处理(以区分其他非存储器设备) ,
和扩展的16位地址。只有较低的13
位被用于访问由解码器使用
内存。上面三个地址位应该被设置
为0 ,在较大的设备兼容性
未来的。
对存储器操作的存取时间主要
零以外所需的串行通信协议的时间。
即,存储器读出或写入时的速度
两线总线。不象一个EEPROM ,它不是
要轮询设备的就绪状态
因为写发生在总线速度。即,通过在时间
新的总线事务可以被移入部分,一个
写操作就完成了。这是在说明
在下面的接口部分更多的细节。
用户希望从几个明显的系统优势
由于其快速的写入周期和高的FM24CL64
耐力与EEPROM相比。但
也有不太明显的好处。例如
在高噪声的环境中,在快速的写操作
不易受腐败比EEPROM
因为它是很快完成。与此相反,一个
EEPROM需要毫秒写的是
容易受到噪声中多循环。
应注意的是,用户“的责任,以确保
V
DD
是数据表的公差,以防止内
不正确的操作。
VDD
微控制器
RMIN = 1.1 KΩ
R最大= TR / CBUS
SDA
SCL
SDA
SCL
FM24CL64
A0 A1 A2
FM24CL64
A0 A1 A2
图2.典型系统配置
第3.1版
2005年3月
第13 3